結合型リング発振器及びその初期化方法

    公开(公告)号:JPWO2010004670A1

    公开(公告)日:2011-12-22

    申请号:JP2010519621

    申请日:2009-03-05

    IPC分类号: H03K3/03 H03K3/02 H03K3/354

    CPC分类号: H03K3/0315 H03K2005/00052

    摘要: それぞれがp個のインバータ回路(11)がリング状に接続されてなるq個のリング発振器(10)と、q個のリング発振器のいずれか一つにおけるp個のインバータ回路のいずれか一つの出力とq個のリング発振器の他の一つにおけるp個のインバータ回路のいずれか一つの出力とを所定の位相関係で結合する位相結合回路(21)がp×q個リング状に接続されてなる位相結合リング(20)とを備えている結合型リング発振器について、q個のリング発振器のそれぞれにおけるp個のインバータ回路のいずれか一つを組として、少なくとも一つの組について、当該組に属するq個のインバータ回路の出力を同相に固定し(ステップ1)、その状態でq個のリング発振器を発振させ(ステップ2)、その後これらインバータ回路の出力の同相固定状態を解除する(ステップ3)。

    逐次比較型AD変換器
    7.
    发明专利

    公开(公告)号:JPWO2012153372A1

    公开(公告)日:2014-07-28

    申请号:JP2013513830

    申请日:2011-08-03

    IPC分类号: H03M1/38 H03M1/10

    摘要: 上位側DAC(21)および下位側DAC(22)は、バイナリー比率で容量値が重み付けされた複数の容量素子(c1〜c4,c6〜c9)を有し、各容量素子の一端が共通ノードに接続され、他端が第1および第2の電圧のいずれかに選択的に接続されるように構成され、上位側DACと下位側DACとは結合容量(23)で結合されている。上位側DAC制御回路(7)は、補正制御信号および逐次比較回路(5)から出力されるデジタル信号のいずれかを上位側DACに選択的に入力する。下位側DAC(22)は、一端が共通ノードに接続され、他端が逐次比較回路(5)から上位側DAC(21)に出力されるデジタル信号の上位ビットに応じて第1および第2の電圧のいずれかに選択的に接続される可変容量素子(ct1,ct2)を少なくとも一つ有する。

    パイプライン型AD変換器

    公开(公告)号:JPWO2009034683A1

    公开(公告)日:2010-12-24

    申请号:JP2009532049

    申请日:2008-08-21

    IPC分类号: H03M1/44

    摘要: パイプライン型AD変換器(1)は、複数の変換ステージ(11,11,…)を備える。変換ステージの各々において、アナログ・デジタル変換回路(101)は、前段からの入力電圧(Vin)をデジタルコード(Dout)に変換する。デジタル・アナログ変換回路(102)は、アナログ・デジタル変換回路によって得られたデジタルコードを中間電圧(Vda)に変換する。電荷演算回路(103)は、入力電圧をサンプリングする容量部(C1,C2)と、容量部によってサンプリングされた入力電圧と前記デジタル・アナログ変換回路によって得られた中間電圧との混合電圧を増幅する増幅部(104)とを有する。増幅部(104)は、互いに同一の構成を有するとともに互いに並列接続された複数のオペアンプ(amp1,amp1,…)を含む。