-
公开(公告)号:JP2019161338A
公开(公告)日:2019-09-19
申请号:JP2018042577
申请日:2018-03-09
申请人: 富士ゼロックス株式会社
摘要: 【課題】副走査方向のシフト処理の処理単位となる所定数の画素データを記憶手段が利用するキャッシュメモリに一度に格納できるようにする。 【解決手段】副走査方向シフト処理モジュール10Sは、画像データに対して副走査方向シフト処理を実行する。副走査方向シフト処理において、アドレス変換部30は、複数の画素データのアドレスを変換する。アドレス変換部30は、副走査方向シフト処理の処理単位となる所定数の画素データを、DRAM50のロウバッファに一度に格納できるように複数の画素データのアドレスを変換する。 【選択図】図1
-
公开(公告)号:JP2018156428A
公开(公告)日:2018-10-04
申请号:JP2017053066
申请日:2017-03-17
申请人: 富士ゼロックス株式会社
CPC分类号: G06F13/42 , G06F3/0604 , G06F3/061 , G06F3/0629 , G06F3/0655 , G06F3/0673 , G06F13/1668
摘要: 【課題】転送経路での要求の順序修正のための回路を転送経路とメモリの間に設けることなく、リード要求とライト要求の順序の入れ替わりの問題の発生を防止する。 【解決手段】DMAC(Direct Memory Access Controller)は、メモリ内のラインバッファに対する1ライン分のリード及びライトのコマンドを内部バス(転送経路)に発行S10した後、ラインバッファとは異なるフラグ領域にフラグを書き込むライトコマンドを発行するS12。そして、そのフラグ領域を読み取るリードコマンドを内部バスに発行しS14、これに応じて読み出した値がS12でライトしたフラグと一致するか判定するS16。一致するまでは、仮に上位装置からそのラインバッファへの読み出し要求を受けていても、ラインバッファへのリードコマンドは発行しない。一致した場合、S10に戻り、ラインバッファへのリード及びライトのコマンドを発行する。 【選択図】図5
-
公开(公告)号:JP2017028498A
公开(公告)日:2017-02-02
申请号:JP2015145076
申请日:2015-07-22
申请人: 富士ゼロックス株式会社
CPC分类号: H04N1/32358 , H04N2201/0091 , H04N2201/0094
摘要: 【課題】一頁分の画像データのサイズよりも小さい容量の記憶領域を用いて画像をコピーすること。 【解決手段】スキャナ20は、原稿上の画像を複数の領域に分割して各領域の画像を順番に読み取る。SRAM12は、読み取られた分割領域の画像を表すデータを記憶する。Videoコントローラ14及び画像形成部31は、記憶された分割領域画像データを読み出してこのデータが表す画像を媒体に形成する。同期回路制御部67は、原稿のサイズ及び画像読み取りの解像度に基づいて分割領域画像データのサイズを算出し、算出した分割領域画像データのサイズに基づいて、読取時間、書込時間、読出時間及び処理時間を算出する。同期回路制御部67は、算出したこれらの時間を用いて、スキャナ20が画像の読み取りを開始する時期を指示する。 【選択図】図1
摘要翻译: 通过使用比所述图像数据的大小为一个页容量小的存储区域的复印图像。 扫描器20将原稿上的图像分割成多个区域读取各区域的图像依次的。 SRAM12存储表示所读取的分割区域的图像数据。 视频控制器14和图像形成部31读取所存储的分割区域的图像数据,以形成由该数据媒体所表示的图像。 同步电路控制单元67基于所述大小和所述文档的图像读取分辨率的分割区域的图像数据,基于计算出的分割区域的图像数据的大小,读数时间的大小,写入时间,读取时间和 计算处理时间。 同步电路控制器67,使用这些时间计算的,扫描仪20被指示何时开始读取图像。 点域1
-
公开(公告)号:JP2018136866A
公开(公告)日:2018-08-30
申请号:JP2017032395
申请日:2017-02-23
申请人: 富士ゼロックス株式会社
CPC分类号: G06F11/2236 , G06F11/3466 , G06F11/3476 , G06F11/3636 , G06F11/3648
摘要: 【課題】設定を変更した複数の競合試験を行うことができる情報処理装置を提供する。 【解決手段】情報処理装置のメモリアクセス発生手段は、メモリアクセスに調停手段を用い、疑似的なメモリアクセスを発生させ、観測手段は、前記疑似的なメモリアクセスの状態を観測し、前記メモリアクセス発生手段は、前記疑似的なメモリアクセスの時間軸に対する発生タイミングを変更させる。 【選択図】図1
-
公开(公告)号:JP2018049331A
公开(公告)日:2018-03-29
申请号:JP2016182797
申请日:2016-09-20
申请人: 富士ゼロックス株式会社
发明人: 橋本 貴之
IPC分类号: G06F3/0488 , G06F3/12
CPC分类号: H04N1/00973 , G06F1/1613 , G06F3/0482 , G06F3/1203 , G06F3/1229 , G06F3/1253 , G06F3/1292 , G06K15/002 , H04N1/00204 , H04N1/00307 , H04N2201/0039 , H04N2201/0055 , H04N2201/0075 , H04N2201/0082
摘要: 【課題】印刷装置への用紙の補給に関する案内画面を指定された装置に表示させるクライアント装置、携帯端末及びプログラムを提供する。 【解決手段】クライアント装置は、特定の種別の用紙が選択されたならば、印刷装置への用紙の補給に関する案内画面を表す案内画面情報を指定された装置に供給し、印刷データを印刷装置に送信する。クライアント装置は、案内画面情報が供給される装置の候補を表示しA05、案内画面情報が供給される印刷装置の選択を受け付けA06、選択された印刷装置に案内画面情報を供給するC01。 【選択図】図6
-
公开(公告)号:JP2020043489A
公开(公告)日:2020-03-19
申请号:JP2018169882
申请日:2018-09-11
申请人: 富士ゼロックス株式会社
IPC分类号: H04N1/00 , H04N21/436
摘要: 【課題】ビデオ画像通信用の規格を用いて、静止画像情報を送信する場合にあって、通信制御用の情報を送信するバスを用いずに、静止画像情報以外の情報を送信できる画像送信装置を提供する。 【解決手段】画像送信装置の送信手段は、ビデオ画像通信用の規格にしたがって、情報を送信し、制御手段は、ビデオ画像通信用のバスを用いて、静止画像情報又は静止画像情報以外の情報のいずれか一方を送信するように制御し、前記送信手段は、前記制御手段による制御にしたがって、静止画像情報又は静止画像情報以外の情報を送信する。 【選択図】図1
-
-
公开(公告)号:JP2016177752A
公开(公告)日:2016-10-06
申请号:JP2015059374
申请日:2015-03-23
申请人: 富士ゼロックス株式会社
CPC分类号: G06F13/1605 , G06F13/1668 , G06F13/4068
摘要: 【課題】複数の装置に共有される記憶内容の一貫性の維持と、これらの装置の処理速度の向上とを両立させる。 【解決手段】検出部15は、調停バス5からメモリコントローラ3へ伝えられた演算装置の要求を監視して、演算装置が書き出しのために指定した共有メモリの範囲を検出する。登録部12は、検出部15により検出された共有メモリの範囲を記憶部16の管理表161に登録する。受付部11は、内部バス6を介して要求装置7から共有メモリに格納されたデータの要求を受付ける。取得部13は、受付部11が受付けた範囲を管理表161に登録された範囲と比較して、要求装置からの要求が登録された範囲に対するものであるか否かを判断し、その判断結果に応じて調停バス5およびメモリコントローラ3のいずれか一方を選択してそこからデータを取得する。転送部14は、取得部13が取得したデータを要求装置7に転送する。 【選択図】図2
摘要翻译: 要解决的问题:为了保持多个设备之间共享的存储器内容的一致性,同时提高设备的处理速度。解决方案:在传送设备中,检测单元15监视从一个设备发送的处理单元的请求 仲裁总线5发送到存储器控制器3,并检测由处理单元指定的公共存储器的写入范围。 注册单元12将由检测单元15检测到的公共存储器的范围与存储单元16的管理表161进行登记。接收单元11通过内部总线6从请求接收对存储在公共存储器中的数据的请求 设备7.获取单元13通过将由接收单元11接收的范围与登记在管理表161中的范围进行比较来确定来自请求设备的请求是否用于注册区域,并且选择仲裁总线 5和根据确定结果的存储器控制器3来获取数据。 传送单元14将由获取单元13获取的数据传送到请求装置7.选择的图示:图2
-
公开(公告)号:JP2021033458A
公开(公告)日:2021-03-01
申请号:JP2019150418
申请日:2019-08-20
申请人: 富士ゼロックス株式会社
摘要: 【課題】ウインドウサイズを変更した場合においても、DMACのチャネル数を変更する手間を抑制する。 【解決手段】処理部10と、メモリ20からのデータの読み取りに用いられる読み取り用DMAC32およびメモリ20へのデータの書き込みに用いられる書き込み用DMAC31と、書き込み用DMAC31および読み取り用DMAC32に接続され、各DMAC31、32のチャネル数に対応する数のFIFO41〜45を有する上段FIFO部40と、上段FIFO部40と処理部10との間に設けられた下段FIFO部50とを備える。下段FIFO部50は、上段FIFO部40の個々のFIFO41〜45に対応させたFIFO51a、b〜55a、bを有し、このFIFO51a、b〜55a、bの一部を使用しないことにより処理部10に入力するデータのライン数を読み取り用DMAC32のチャネル数単位で変更可能とする。 【選択図】図1
-
公开(公告)号:JP2020088615A
公开(公告)日:2020-06-04
申请号:JP2018220823
申请日:2018-11-27
申请人: 富士ゼロックス株式会社
摘要: 【課題】画像出力の対象とならない非出力画素の画素データをメモリから取得しなくても非出力画素に対してスキャン画像の背景に対応した画素データを対応付けることにより、非出力画素を含むスキャン画像の画像データに対して画像処理を実行できるようにする。 【解決手段】データ取得部10は、出力画素と非出力画素を含むスキャン画像の出力画素の画素データをメモリ60から取得する。パディング処理部12は、スキャン画像に含まれる非出力画素に対して、スキャン画像の背景に対応した画素データを対応付ける処理を実行する。画像処理部14は、データ取得部10によって取得された出力画素の画素データとパディング処理部12による処理で得られた非出力画素の画素データで構成される画像データに対して画像処理を実行する。 【選択図】図1
-
-
-
-
-
-
-
-
-