集積回路
    1.
    发明申请
    集積回路 审中-公开
    集成电路

    公开(公告)号:WO2008041292A1

    公开(公告)日:2008-04-10

    申请号:PCT/JP2006/319539

    申请日:2006-09-29

    CPC classification number: H03K19/003 H03K17/002 H03K17/687

    Abstract:  信号品質の劣化の問題を避けながら伝送レートを向上させる高速入出力回路を備えた集積回路を提供する。  信号を送受信するためのトランスミッタおよびレシーバからなるトランシーバと、前記トランシーバにより入出力されるデータを処理する内部論理回路とを備える集積回路であって、トランシーバと内部論理回路との間で送受信される信号を、内部論理回路をバイパスしてトランシーバ間で交換するバイパス信号路と、バイパス信号路の経路を切り替えるスイッチと、スイッチの切り替えをするスイッチ制御信号を、スイッチ制御信号路を介して転送するスイッチ切替制御部と、を具備する集積回路である。

    Abstract translation: 提供了具有用于提高传输速率同时避免信号质量恶化的问题的高速I / O电路的集成电路。 集成电路包括由用于发送/接收信号的发送器和接收器组成的收发器和用于处理由收发器输入/输出的数据的内部逻辑电路。 集成电路还包括:用于绕过内部逻辑电路以便在收发器之间交换在收发器和内部逻辑电路之间发送/接收的信号的旁路信号路径; 用于切换旁路信号路径的路径的开关; 以及用于通过开关控制信号路径传送用于切换开关的开关控制信号的开关切换控制单元。

    ピーキング制御回路
    2.
    发明申请
    ピーキング制御回路 审中-公开
    扬声器控制电路

    公开(公告)号:WO2007110915A1

    公开(公告)日:2007-10-04

    申请号:PCT/JP2006/306186

    申请日:2006-03-27

    Abstract:  インダクタピーキング回路の出力部のピーキング量を検出するピーキング検出部と、ピーキング検出部が検出したピーキング量に基づいてインダクタピーキング回路の回路パラメータを可変する制御信号生成部とを有する。特に、インダクタピーキング回路は、出力部と電源との間に直列に挿入されたインダクタおよび抵抗と、出力部とGNDとの間に並列に接続された容量とを有し、これらのインダクタと抵抗と容量とのそれぞれの値によって、出力部に発生するピーキングを抑制することができる。  このように、常に、出力部のピーキング量をモニタしているので、回路素子やプロセスなど製造時のばらつきなど静的な原因によるピーキングの発生だけでなく、電源電圧や温度など動作環境の変化など動的な原因によるピーキングの発生も抑制することができる。

    Abstract translation: 包括确定电感器峰值电路的输出部分的峰化量的峰化确定部分; 以及控制信号生成部,其基于由所述峰化判定部确定的峰化量,改变所述电感器峰值电路的电路参数。 特别地,电感峰值电路包括电感器和电阻器的串联组合,每个电感器和电阻器均插入在输出部分和电源之间,并且还包括连接在输出部分和GND之间的电容器的并联组合。 可以选择电感器,电阻器和电容器的各个值来抑制在输出部分发生的峰值。 因此,由于始终监视输出部分的峰化量,所以可以抑制在制造期间由于诸如电路元件,工艺等的变化的静电原因引起的峰化的发生,同时也抑制由于 动态原因,如电源电压,温度等操作环境的变化。

    クロック分周回路
    3.
    发明申请
    クロック分周回路 审中-公开
    时钟分路

    公开(公告)号:WO2007099588A1

    公开(公告)日:2007-09-07

    申请号:PCT/JP2006/303701

    申请日:2006-02-28

    CPC classification number: H03K27/00 H03B5/1203 H03B5/1228 H03B5/1243 H03B19/00

    Abstract:  第1の分周回路と第2の分周回路とを設け、外部からインジェクションされる2相の外部クロック(第1の外部クロックおよび第2の外部クロック)を分周して、位相保証された4相のクロックを出力する。各分周回路は、ミキサと、加算回路と、位相回路とで構成される。また、第1の分周回路と第2の分周回路とは、第1の結合回路と第2の結合回路とでループ状に接続される。第1の結合回路は、第1の分周回路の第1の出力信号を入力して、第2の結合回路に第2の外部入力信号を出力し、第2の結合回路は、第2の分周回路の第2の出力信号を入力して、第1の結合回路に第1の外部入力信号を出力する。この結果、ループ利得が高くなり、ロックレンジの広いクロック分周回路を実現できる。

    Abstract translation: 时钟分频电路包括用于分配从外部注入的两相外部时钟(第一和第二外部时钟)的第一和第二分频电路,以确定相位输出四相时钟。 每个分频电路包括混频器,加法电路和相电路。 第一和第二分频电路与第一和第二耦合电路循环连接。 第一耦合电路输入第一分频电路的第一输出信号并将第二外部输入信号输出到第二耦合电路,而第二耦合电路输入第二分频电路的第二输出信号,并将第一外部输入信号输出到 第一耦合电路。 结果,环路增益变高,从而产生具有宽锁定范围的时钟分频电路。

    データ送信回路、および送信方法
    4.
    发明申请
    データ送信回路、および送信方法 审中-公开
    数据发送电路和发送方法

    公开(公告)号:WO2008026289A1

    公开(公告)日:2008-03-06

    申请号:PCT/JP2006/317261

    申请日:2006-08-31

    CPC classification number: H04L25/03057 H04B3/23

    Abstract:  伝送線路やケーブル上の特性インピーダンスの不連続に起因する反射を正確に抑制するとともに、受信回路側の回路規模増大を防止することを目的とし、伝送線路を介してデータを送信するデータ送信回路が、伝送路上に存在する特性インピーダンスの不連続に起因する反射を抑制するための反射抑制成分を生成する反射抑制成分生成回路と、その反射抑制成分と、現時点で受信側に送信すべきデータとを増幅して伝送線路に出力するデータ出力回路とを備えるように構成する。

    Abstract translation: 可以可靠地防止由传输线或电缆的特性阻抗的不连续性引起的反射和接收电路侧的电路尺寸的增加。 一种用于通过传输线传输数据的数据发送电路包括:反射抑制分量产生电路,用于产生用于抑制由传输线上的特性阻抗的不连续性引起的反射的反射抑制分量; 以及数据输出电路,用于放大反射抑制分量和当前发送到接收侧的数据并将其输出到传输线。

    抵抗を用いたハイブリッド回路
    5.
    发明申请
    抵抗を用いたハイブリッド回路 审中-公开
    使用电阻的混合电路

    公开(公告)号:WO2007032079A1

    公开(公告)日:2007-03-22

    申请号:PCT/JP2005/017072

    申请日:2005-09-15

    CPC classification number: H04L5/1423 H04B3/03 H04L25/0292

    Abstract:  レプリカドライバを使用することなく、例えば1Gb/s以上の双方向高速データ伝送システムにおいて、送信信号と受信信号とが重畳された伝送路上の信号から受信信号のみを正確に抽出するために、本発明のハイブリッド回路は、信号を送信するための出力ドライバと伝送線路との間にシリアルに挿入される抵抗と、その抵抗の両端から得られる信号を用いて、伝送路上の信号から受信信号のみを抽出する受信信号抽出部を備え、受信信号抽出部は、例えば入力電圧を電流に変換する2つのトランスコンダクタンス・アンプと、2つのアンプの出力する電流が加算されて流れる負荷抵抗とによって構成される。

    Abstract translation: 为了在例如1Gb / s以上的双向高速数据传输系统中不使用复制驱动器,仅将来自发送信号的传输路径中的信号的信号精确地提取在接收信号上 混合电路包括:串联地插在用于发送信号的输出驱动器和传输路径之间的电阻器; 以及接收信号提取单元,用于通过使用在电阻器的两端获得的信号仅从传输路径中的信号中提取接收信号。 接收信号提取单元由例如用于将输入电压转换为电流的两个跨导放大器和从两个放大器输出的电流馈送到的负载电阻器形成。

    集積回路チップ及び回路ネットワーク
    6.
    发明申请
    集積回路チップ及び回路ネットワーク 审中-公开
    集成电路芯片和电路网络

    公开(公告)号:WO2008117367A1

    公开(公告)日:2008-10-02

    申请号:PCT/JP2007/055994

    申请日:2007-03-23

    CPC classification number: G06F13/4022 G06F12/00 G06F13/38

    Abstract:  集積回路チップは、信号を同時に送信及び受信可能な複数の双方向トランシーバと、該複数の双方向トランシーバと所定のノードとに結合され、該複数の双方向トランシーバと該所定のノードとの間の接続を切替え可能にするスイッチ回路と、結線情報を保持する結線情報格納部と、該結線情報に応じて該スイッチ回路の接続を設定する制御回路とを含む

    Abstract translation: 集成电路芯片包括能够同时发送和接收信号的多个双向收发器,连接到多个双向收发器的开关电路和预定节点,并且使得可以切换多个双向收发器与预定节点之间的连接 ,用于存储有线连接信息的有线连接信息存储单元和用于根据有线连接信息设置开关电路的连接状态的控制电路。

Patent Agency Ranking