一种FPGA内核可编程仿真器

    公开(公告)号:CN113673106A

    公开(公告)日:2021-11-19

    申请号:CN202110962803.5

    申请日:2021-08-20

    Abstract: 本发明公开了一种FPGA内核可编程仿真器,包括:运行时连接于驱动器与主机之间,驱动器内置至少一个被测FPGA内核,驱动器对全部的FPGA内核进行包装;当FPGA内核可编程仿真器启动时,主机向运行时发送第一控制信号,通过调用运行时中的仿真器对被测FPGA内核及驱动器进行仿真;当FPGA内核可编程仿真器运行时,运行时将主机发送的第二控制信号至驱动器,并根据第二控制信号,向驱动器发送命令,被测FPGA内核根据接收的命令进行计算,并通过运行时向主机返回相应的计算结果,将高抽象级别的被测FPGA内核与现有高质量仿真器进行集成,使开发者能够使用高抽象级别的开发软件进行FPGA内核开发并使用现有高质量仿真器仿真,方便FPGA内核开发者并提高FPGA内核的仿真效率。

    一种FPGA内核可编程仿真器

    公开(公告)号:CN113673106B

    公开(公告)日:2024-02-13

    申请号:CN202110962803.5

    申请日:2021-08-20

    Abstract: 本发明公开了一种FPGA内核可编程仿真器,包括:运行时连接于驱动器与主机之间,驱动器内置至少一个被测FPGA内核,驱动器对全部的FPGA内核进行包装;当FPGA内核可编程仿真器启动时,主机向运行时发送第一控制信号,通过调用运行时中的仿真器对被测FPGA内核及驱动器进行仿真;当FPGA内核可编程仿真器运行时,运行时将主机发送的第二控制信号至驱动器,并根据第二控制信号,向驱动器发送命令,被测FPGA内核根据接收的命令进行计算,并通过运行时向主机返回相应的计算结果,将高抽象级别的被测FPGA内核与现有高质量仿真器进行集成,使开发者能够使用高抽象级别的开发软件进行FPGA内核开发并使用现有高质量仿真器仿真,方便FPGA内核开发者并提高FPGA内核的仿真效率。

    一种防止感应电的装置
    6.
    发明公开

    公开(公告)号:CN113593997A

    公开(公告)日:2021-11-02

    申请号:CN202110855511.1

    申请日:2021-07-28

    Abstract: 本发明实施例提供一种防止感应电装置,属于电力保护领域。所述防止感应电装置,包括:上端导电单元,用于与人体接触并传导人体上的感应电;下端导电单元,用于连接至大地;市电触电保护单元,与所述上端导电单元和所述下端导电单元连接,用于在通过的电流过大的情况下熔断开以保护人体免受过大电流的持续伤害。通过上述技术方案,本发明提供的防止感应电装置,通过上端导电单元将人体身上的感应电沿着市电触电保护单元传递至下端导电单元,最终通过下端导电单元将感应电传递至大地,进而实现了对人体感应电荷的释放;当人体不幸触及市电时,市电触电保护单元限制市电的电流并且及时熔断,避免了由于触电造成的持续损伤,对人体进行保护。

Patent Agency Ranking