磁环境中的物理设计
    1.
    发明授权

    公开(公告)号:CN108269799B

    公开(公告)日:2023-05-02

    申请号:CN201711499017.6

    申请日:2017-12-29

    摘要: 一种用于形成包括电感器的集成电路的技术,该技术减小了电感器和周围的元件之间的磁耦合。该技术包括将电路元件(例如,端子、销、路由迹线)相对于与电感器相关的磁矢量电势、并且相对于与电感器相关的磁通量密度场而特意放置在集成电路上的位置中,以减小或者消除使得系统性能降级的感应信号。

    调整DFT系数以补偿用于分数时间确定的探测序列期间的频率偏移

    公开(公告)号:CN114578284A

    公开(公告)日:2022-06-03

    申请号:CN202111280001.2

    申请日:2021-10-29

    IPC分类号: G01S5/02

    摘要: 接收器包括对与探测序列相关联的正音执行第一单音DFT的第一离散傅立叶变换(DFT)块。第二DFT块对与探测序列相关联的负音执行第二单音DFT。DFT系数产生块基于正音的标称频率以及发送器频率和接收器频率之间的估计的频率偏移来产生第一DFT系数。DFT系数产生块基于负音的标称频率和估计的频率偏移来产生第二DFT系数。DFT块中的乘法器将探测序列的I和Q值与系数相乘。DFT模块中的累加器对乘法器输出进行累加。反正切函数接收来自第一和第二DFT块的平均累加值,并提供用于计算分数定时的第一和第二相位值。

    在使用PFM的DC-DC转换器的系统中的电荷测量的方法及装置

    公开(公告)号:CN108254691B

    公开(公告)日:2021-10-01

    申请号:CN201711135421.5

    申请日:2017-11-15

    IPC分类号: G01R31/388

    摘要: 本发明公开了在校准周期期间,基于脉冲频率与不同电流负载的差异确定在脉冲调制的DC‑DC转换器的每个切换事件(脉冲)期间从电池消耗的电荷。另一种校准方法通过在测量感测电阻器两端电压的同时测量总脉冲频率,并且同时增加足够的负载电流以确保电压远大于测量系统的剩余偏移,从而确定从电池消耗的电荷。在操作期间,系统计数脉冲数,并且至少部分地基于校准期间每个脉冲传递的电荷、操作模式、校准期间的电池电压和操作中的输出电压来确定从电池消耗的总电荷。基于消耗的总电量和温度(对于与温度有关的电池类型),估计电池的充电状态。

    用于具有非线性相位检测的PLL的毛刺和量化噪声消除

    公开(公告)号:CN113328742A

    公开(公告)日:2021-08-31

    申请号:CN202110217769.9

    申请日:2021-02-26

    IPC分类号: H03L7/08

    摘要: 本公开涉及用于具有非线性相位检测的PLL的毛刺和量化噪声消除。一种分数‑N锁相环(PLL)包括具有二阶非线性的时间电压转换器。时间电压转换器提供指示具有周期误差的参考时钟信号与由分数‑N反馈分频器供应的反馈信号之间的相位差的模拟误差信号。毛刺引起与经频率变换的分数‑N反馈分频器相关联的量化噪声。为了处理经频率变换的噪声,毛刺消除电路接收指示量化噪声的残差信号和指示毛刺的毛刺信号。时间电压转换器的非线性通过生成的多项式的项进行数字模拟以消除噪声。生成的多项式被耦接到Δ‑Σ调制器,Δ‑Σ调制器控制数模转换器,数模转换器向误差信号添加电压值/从误差信号减去电压值,由此消除包括经频率变换的量化噪声的量化噪声。

    用于隔离电容器的顶帽结构
    6.
    发明公开

    公开(公告)号:CN113054104A

    公开(公告)日:2021-06-29

    申请号:CN202011479892.X

    申请日:2020-12-15

    IPC分类号: H01L49/02 H01L27/08

    摘要: 隔离电容器结构通过将隔离电容器的顶板物理地再成形为或分成两段来降低钝化层的击穿的可能性。这样,电场被向下驱动并远离钝化表面。一个实施例利用由电容器的顶部金属板和位于顶部金属板上的附加“顶帽”板形成的串联电容器,该串联电容器将电场再定向到主隔离电容器中。可以包括位于顶帽板和顶部金属板之间的通路。另一种方法是使顶板再成形以具有一体形成的顶帽结构,并获得将电荷向下引导并远离钝化层表面的击穿路径的类似结果。

    平面集成电路电感器的梳状端子

    公开(公告)号:CN106206537B

    公开(公告)日:2021-05-04

    申请号:CN201610307983.2

    申请日:2016-05-11

    发明人: 阿龙·J·卡菲

    摘要: 本发明公开了一种用于减少电感器系统串联电阻的技术,其可以增加电感器系统的品质因数。一种装置包括从第一导电层形成的导电回路。所述导电回路包括第一端子和第二端子。第一端子包括在第一导电层中的至少一个第一导电指。第二端子包括在第一导电层中的至少一个第二导电指。至少一个第二导电指与至少一个第一导电指叉指,但与至少一个第一导电指没有直接接触。该装置可包括在第一导电层的蛇形间隙。该装置可包括至少一个第一导电通孔,其分别耦合到第二导电层并且耦合到至少一个第一导电指。

    使用具有循环延迟的时间数字转换器

    公开(公告)号:CN110045591B

    公开(公告)日:2021-03-19

    申请号:CN201811515630.7

    申请日:2018-12-11

    IPC分类号: G04F10/00

    摘要: 通过在精细时间数字转换器(TDC)的输入处使用增益级来改善时间数字转换器(TDC)的分辨率。延迟线接收对应于该时间信息的脉冲,并通过将延迟线的输出耦合到该延迟线的输入来使该延迟线中的脉冲再循环。积分精细TDC从相应于期望增益的延迟线接收多个脉冲。

    锁相环中的参考时钟频率变化处理

    公开(公告)号:CN112019212A

    公开(公告)日:2020-12-01

    申请号:CN202010482207.2

    申请日:2020-05-29

    IPC分类号: H03L7/093 H03L7/23

    摘要: 一种用于操作锁相环的方法,包括基于输入时钟信号和反馈时钟信号来产生相位差信号。该方法包括基于相位差信号对环滤波器输入信号进行滤波以生成环滤波器的输出信号。反馈时钟信号基于环滤波器的输出信号。该方法包括响应于在不存在超频事件的情况下检测到灾难性的循环失误事件而将锁相环的输出时钟信号的频率从第一频率转变为目标频率。