-
公开(公告)号:CN101340194B
公开(公告)日:2011-08-17
申请号:CN200810130461.5
申请日:2008-07-01
申请人: 美国博通公司
发明人: 安德鲁·J·布兰克斯拜 , 阿尔文·莱·林
IPC分类号: H03M13/11
CPC分类号: H03M13/6516 , H03M13/1111 , H03M13/1137 , H03M13/6505
摘要: 本发明涉及分布式处理LDPC解码器。本发明所提出的方法包括LDPC解码架构,利用分布式处理技术(例如菊花链)来增加数据吞吐量并减少存储器需求。路由拥塞和关键路径等待时间也得到改善。每个菊花链包括多个寄存器和多个局部复用器(例如只有两个输入的MUX)。本发明的方法不包含任何桶形移位器、高扇入复用器或互联网络。因此,关键路径相对很短并且其可以通过管线实现以增加数据吞吐量。若需要,通信设备可包括多个这样的菊花链配置以适用于各种LDPC编码信号的解码(例如,对于必须使用不同的低密度奇偶校验矩阵解码LDPC码的应用和/或通信设备)。
-
公开(公告)号:CN101809958A
公开(公告)日:2010-08-18
申请号:CN200880108420.4
申请日:2008-12-29
申请人: LG电子株式会社
IPC分类号: H04L27/00
CPC分类号: H04L1/0057 , H03M13/03 , H03M13/033 , H03M13/1505 , H03M13/6356 , H03M13/6362 , H03M13/6516 , H03M13/6525
摘要: 提供了一种根据格雷码来生成块码的方法以及对数据进行编码的方法和装置。所述方法能有效地生成具有各种长度、各种维数以及优异的汉明重量分布的码,并将数据(诸如具有各种长度的控制信息)编码成针对信道错误具有较强抵抗力的码,从而提高了纠错的性能。
-
公开(公告)号:CN100571096C
公开(公告)日:2009-12-16
申请号:CN200510087046.2
申请日:2005-07-25
申请人: 财团法人工业技术研究院
IPC分类号: H04L1/00
CPC分类号: H03M13/09 , H03M13/23 , H03M13/41 , H03M13/6516
摘要: 本发明涉及一种应用于可变长度通讯系统的方法,包含有编码一信息以及译码一数据比特流的步骤,其中此信息包含有多个信息区块。在此,将信息中的一信息区块编码通过产生一同位核对比特流,再翻转此同位核对比特流其中某几个特定位,并将翻转同位核对比特流和多个0位附加在信息区块的末端,最后再回旋编码结合后的比特流。当接收到一数据比特流时,根据一预测信息区块长度撷取一预测信息区块和一预测翻转同位核对比特流,并且产生且连续翻转一同位核对比特流,以得到预测信息区块。倘若翻转同位核对比特流和预测翻转同位核对比特流相同,则信息区块可视为通过辨识;否则,将预测信息区块长度增加1,并重复上述的步骤。
-
公开(公告)号:CN100571044C
公开(公告)日:2009-12-16
申请号:CN200580020426.2
申请日:2005-06-24
申请人: LG电子株式会社
IPC分类号: H03M13/00
CPC分类号: H03M13/1185 , H03M13/353 , H03M13/618 , H03M13/635 , H03M13/6362 , H03M13/6516
摘要: 公开了使用LDPC码的可变码率的自适应编码/解码方法,其中使用多个子矩阵构成的第一奇偶校验矩阵定义的LDPC码(低密度奇偶校验)编码输入源数据。本发明包括步骤:根据应用于编码输入源数据的码率减小构成第一奇偶校验矩阵的多个子矩阵的一部分而产生对应于码率的第二奇偶校验矩阵,和使用第二奇偶校验矩阵编码输入源数据。
-
公开(公告)号:CN101517901A
公开(公告)日:2009-08-26
申请号:CN200780033948.5
申请日:2007-09-12
申请人: 哈里公司
CPC分类号: H04L1/0054 , H03M13/41 , H03M13/6516 , H04L25/03178 , H04L27/18
摘要: 诸如最大似然序列估计(MLSE)解码器(例如,维特比解码器)之类的可编程解码器可以包括用于多个可编程网格参数的编程输入端和与编程输入端连接并且实现包括根据多个可编程网格参数定义的至少一个网格结构的连续相位调制(CPM)解码器的诸如FPGA之类的可编程器件。多个可编程网格参数可以包括网格结构的数量、每个网格结构的网格状态的数量和每个网格状态的分支的数量。此外,网格结构可以包括反向状态网格结构。
-
公开(公告)号:CN101432971A
公开(公告)日:2009-05-13
申请号:CN200780015323.6
申请日:2007-04-26
申请人: 诺基亚西门子通信有限责任两合公司
IPC分类号: H03M13/11
CPC分类号: H03M13/1148 , H03M13/1185 , H03M13/616 , H03M13/6516
摘要: 本发明提供了一种新颖的不规则LDPC码的构建。所建议的构建允许从单个原型代码中利用由H=[HzHi]给定的奇偶校验矩阵来获取多个不同长度的代码,其中Hz指示在相应的Tanner图中众所周知的Z形模式。用于更长代码的奇偶校验矩阵作为[Hz′∏diag(Hi,…,H)]获得,其中Hz′指示依赖于所使用的矩阵Hi的数目的更长的Z形模式,以及∏代表某一置换。这就允许通过再使用为解码原型代码而开发的硬件组件来为更长的代码构建解码器。
-
公开(公告)号:CN100423455C
公开(公告)日:2008-10-01
申请号:CN200410039994.4
申请日:1999-07-02
申请人: 皇家菲利浦电子有限公司
发明人: T·J·穆斯利
CPC分类号: H03M13/2792 , H03M13/13 , H03M13/23 , H03M13/2707 , H03M13/2714 , H03M13/2957 , H03M13/635 , H03M13/6356 , H03M13/6362 , H03M13/6508 , H03M13/6516 , H03M13/6558 , H04L1/0009 , H04L1/0041 , H04L1/0068 , H04L1/0069 , H04L1/0071 , H04L1/08
摘要: 一种调节无绳通信系统中信号速率的编码装置,由一个编码电路、一个交织电路和一个穿孔电路或重复电路组成。编码电路将数字输入转换成位数多于输入的编码输出。交织电路组合编码输出的多个字,并从组合字产生由多个交织字组成的数据组。穿孔电路或重复电路对数据组的二进制位进行穿孔或重复处理,用删除或重复模式提供数据字供传输信道各帧期间传输。删除或重复模式根据编码电路和交织电路的特性选择。
-
公开(公告)号:CN101176264A
公开(公告)日:2008-05-07
申请号:CN200680017187.X
申请日:2006-05-18
申请人: 三星电子株式会社
IPC分类号: H03M13/41
CPC分类号: H03M13/4169 , H03M13/41 , H03M13/4107 , H03M13/6502 , H03M13/6516 , H03M13/6519 , H03M13/6561 , H03M13/6569
摘要: 一种可重新配置维特比解码器,包括可重新配置数据通路和控制所述可重新配置数据通路的可编程有限状态机。所述可重新配置数据通路包括多个可重新配置功能块,所述多个可重新配置功能块包括:i)可重新配置分支度量计算块;以及ii)可重新配置累加-比较-选择和通路度量计算块。所述可编程有限状态机执行与所述可重新配置维特比解码器相关的多个上下文有关指令。
-
公开(公告)号:CN101164241A
公开(公告)日:2008-04-16
申请号:CN200680013905.6
申请日:2006-04-20
申请人: 索尼株式会社
IPC分类号: H03M13/19
CPC分类号: H03M13/1168 , H03M13/1137 , H03M13/116 , H03M13/1185 , H03M13/6502 , H03M13/6516 , H03M13/6561
摘要: 本发明涉及一种编码设备和编码方法,通过所述编码设备和编码方法,可以降低电路规模,而不改变线性码的编码操作速度。加法器13以六行为单位针对每行对从循环移位电路12提供的六位的信息字D13和与信息相对应的校验矩阵H的信息部分的乘积进行累积运算,并且将累积运算值作为和D15提供给RAM14。RAM14存储和D15。此外,RAM14依次读出已存储的两位的和D16,并且将所读出的和D16作为和D17通过交织器15提供给累加器16。累加器16对和D17进行累积运算,并且将作为累积运算结果获得的和D18作为码字c的奇偶位p通过选择器17输出。本发明可以应用于发射卫星广播的广播站的设备。
-
公开(公告)号:CN100380817C
公开(公告)日:2008-04-09
申请号:CN200410039995.9
申请日:1999-07-02
申请人: 皇家菲利浦电子有限公司
发明人: T·J·穆斯利
IPC分类号: H03M13/23
CPC分类号: H03M13/2792 , H03M13/13 , H03M13/23 , H03M13/2707 , H03M13/2714 , H03M13/2957 , H03M13/635 , H03M13/6356 , H03M13/6362 , H03M13/6508 , H03M13/6516 , H03M13/6558 , H04L1/0009 , H04L1/0041 , H04L1/0068 , H04L1/0069 , H04L1/0071 , H04L1/08
摘要: 一种调节无绳通信系统中信号速率的编码装置,由一个编码电路、一个交织电路和一个穿孔电路或重复电路组成。编码电路将数字输入转换成位数多于输入的编码输出。交织电路组合编码输出的多个字,并从组合字产生由多个交织字组成的数据组。穿孔电路或重复电路对数据组的二进制位进行穿孔或重复处理,用删除或重复模式提供数据字供传输信道各帧期间传输。删除或重复模式根据编码电路和交织电路的特性选择。
-
-
-
-
-
-
-
-
-