全方位拮抗像素电路、驱动方法以及探测器

    公开(公告)号:CN117354639B

    公开(公告)日:2024-06-11

    申请号:CN202311321002.6

    申请日:2023-10-12

    申请人: 之江实验室

    IPC分类号: H04N25/707 H04N25/47

    摘要: 本申请涉及一种全方位拮抗像素电路、驱动方法以及探测器,其中,该全方位像素电路包括:每一拮抗单元包括四个子像素,四个子像素分两层呈矩形排布,每一层包括两个子像素;同一拮抗单元中,第一对角上的两个信号放大单元的第四端同时与第一信号耦合单元的第一端连接,第一信号耦合单元的第二端接地,第二对角上的两个信号放大单元的第四端同时与第二信号耦合单元的第一端连接,第二信号耦合单元的第二端接地;信号放大单元用于将耦合后的探测信号放大,再分别传输至对应信号输出单元的第二端。通过本申请的全方位像素电路解决了像素电路的探测结果容易导致显示效果较差的问题,实现了探测器的全方位拮抗效果。

    具有分布式和延迟锁定控制的成像系统

    公开(公告)号:CN118158558A

    公开(公告)日:2024-06-07

    申请号:CN202311624694.1

    申请日:2023-11-30

    发明人: G·法迪达

    摘要: 本申请涉及具有分布式和延迟锁定控制的成像系统。图像传感器可包括图像传感器像素阵列。像素控制电路可向该图像传感器像素阵列提供控制信号。该像素控制电路可包括多个驱动器单元,该多个驱动器单元中的每个驱动器单元产生用于不同的一组图像传感器像素的控制信号。由该驱动器单元中的每个驱动器单元生成的该控制信号可相对于彼此延迟。电压控制延迟线可向该驱动器单元中的每个驱动器单元提供延迟的输出。耦接到该电压控制延迟线的延迟锁定电路可使用提供到该延迟线中的反相器中的每个反相器的对应的全局偏置电压和局部偏置电压固定该延迟线上表现出的延迟。

    一种事件数据处理方法及相关产品

    公开(公告)号:CN117768795A

    公开(公告)日:2024-03-26

    申请号:CN202311767491.8

    申请日:2023-12-20

    IPC分类号: H04N25/47 H04N25/707

    摘要: 本申请提供了一种事件数据处理方法及相关产品,具体实现方案为:读取事件数据帧中对应于各像素的原始数据;按照单位像素数量将所有原始数据顺序打包为多个数据包,数据包类型包括空数据包和/或非空数据包,空数据包对应的所有原始数据均指示无事件产生,非空数据包对应的所有原始数据中至少一个指示有事件产生;若所有数据包中存在连续多个空数据包,则针对连续多个空数据包生成计数空包,计数空包的包头用于记录指示无事件产生的二进制值,包体用于记录计入计数空包的空数据包的数量。本申请方案对连续的指示无事件产生的多个空包进行压缩编码,可降低单帧事件数据的数据量,进而降低对事件数据传输带宽的要求及事件数据传输耗时。

    图像感测系统及其操作方法

    公开(公告)号:CN110996022B

    公开(公告)日:2024-03-22

    申请号:CN201910949888.6

    申请日:2019-10-08

    IPC分类号: H04N25/47 H04N25/60 H04N25/70

    摘要: 提供了一种图像感测系统及其操作方法。所述图像感测系统包括像素阵列、模数转换器电路和平均计算器。模数转换器电路将第一像素信号转换为第一像素数据,并将第二像素信号转换为第二像素数据。平均计算器在第一时间期间、基于第一像素数据的第一位和第二像素数据的第一位来产生第一平均位,并在第二时间期间、基于第一像素数据的第二位和第二像素数据的第二位来产生第二平均位。

    光电转换装置、光电转换系统、装备和移动体

    公开(公告)号:CN117714904A

    公开(公告)日:2024-03-15

    申请号:CN202311176970.2

    申请日:2023-09-13

    发明人: 芦田纯平

    摘要: 本发明涉及光电转换装置、光电转换系统、装备和移动体。提供了一种光电转换装置。该装置包括多个像素、多个计算器和处理器,各个像素包括光电转换元件。多个像素和多个计算器分别以二维阵列方式进行布置。对于多个像素,由多个像素中的不少于两个像素构成的像素组中的各个像素组连接到多个计算器的对应的计算器,并且各个像素组将由多个像素组中的像素组中的像素生成的尖峰信号输出到多个计算器的对应的计算器。多个计算器各自执行针对尖峰信号的计算,并且处理器处理从多个计算器各自输入的计算结果。

    拮抗像素电路、拮抗像素电路的驱动方法以及探测器

    公开(公告)号:CN117354640A

    公开(公告)日:2024-01-05

    申请号:CN202311321005.X

    申请日:2023-10-12

    申请人: 之江实验室

    IPC分类号: H04N25/707 H04N25/47

    摘要: 本申请涉及一种拮抗像素电路、拮抗像素电路的驱动方法以及探测器,其中,该拮抗像素电路包括:阵列分布的多个拮抗单元;拮抗单元以及信号耦合单元,每一子像素中包括;信号生成单元用于接收外部刺激信号,根据外部刺激信号生成探测信号,并将探测信号传输至信号放大单元;耦合单元用于将同一拮抗单元中的两个信号放大单元接收的探测信号进行耦合,产生耦合后的探测信号,并将耦合后的探测信号分别反馈至对应的两个信号放大单元;信号放大单元用于将耦合后的探测信号放大,再分别传输至对应信号输出单元的第二端。解决了拮抗像素电路的探测结果容易导致显示效果较差的问题,提高了拮抗像素电路的探测性能,进而增加了显示效果。

    在基于事件的视觉传感器中监视事件队列以考虑事件突发

    公开(公告)号:CN118945496A

    公开(公告)日:2024-11-12

    申请号:CN202410549039.2

    申请日:2024-05-06

    IPC分类号: H04N25/47 H04N25/707

    摘要: 本发明公开了一种基于事件的视觉传感器,该传感器包括:基于事件的像素的阵列(10),每个像素被配置为基于所感测的光电流的变化来记录事件,并且在事件发生时,启用沿阵列的轴线对齐的像素公用的请求线;请求仲裁器(12,20),该请求仲裁器被配置为通过使对应的线读出请求入列到请求队列(Y‑队列)中来对被启用的请求线进行异步地响应,并且按顺序服务于请求队列;事件读出电路(16,24),该事件读出电路连接到请求仲裁器,并且被配置为并行地读出与由仲裁器服务的当前线读出请求对应的像素线的事件,并且在事件流(ESTRM)中传输具有指示读出时间的时间戳的读出事件;队列长度计数器(YQLEN),该队列长度计数器连接到请求线以产生请求队列长度,作为被启用的请求线的数量;队列监视器(26),该队列监视器与队列长度计数器连接,并且被配置为基于当前请求队列长度来生成事件突发性指示符;以及被配置为基于事件突发性指示符来执行突发性补偿动作的装置。