-
公开(公告)号:CN104347039A
公开(公告)日:2015-02-11
申请号:CN201310314911.7
申请日:2013-07-24
申请人: 友达光电股份有限公司
摘要: 本发明提供一种移位寄存器电路,该移位寄存器电路包括复数个移位寄存器,每一个移位寄存器用以产生一个扫描信号,其中,第n级移位寄存器包括:开关电路、控制电路、输出电路、下拉电路以及复位电路,其中,根据控制电路与复位电路接收跨级移位寄存器信号的不同,该移位寄存器电路可执行正向扫描或者逆向扫描。利用本发明提供的移位寄存器电路及其形成方法及包含其的显示装置,在不增加移位寄存器内部电路漏电路径的情况下,有效的简化了其电路结构、减小了工作能耗;此外,通过一道光罩修改移位寄存器电路正逆扫描架构的制程方式,更是有效的提高了其在制程面的灵活度。
-
公开(公告)号:CN102460971B
公开(公告)日:2015-01-07
申请号:CN201080026980.2
申请日:2010-03-26
申请人: 夏普株式会社
IPC分类号: H03K3/356 , G02F1/133 , G09G3/20 , G11C19/00 , G11C19/28 , H03K17/00 , H03K17/687 , H03K23/00 , G09G3/36
CPC分类号: G09G3/3677 , G09G3/3655 , G09G3/3688 , G09G2300/0876 , G09G2310/0286 , G11C19/28 , H03K3/356104
摘要: 一种触发器,包括:由P沟道的第一晶体管和N沟道的第二晶体管的栅极端子彼此连接且漏极端子彼此连接而得的第一CMOS电路;由P沟道的第三晶体管和N沟道的第四晶体管的栅极端子彼此连接且漏极端子彼此连接而得的第二CMOS电路;多个输入端子;以及第一输出端子和第二输出端子,第一CMOS电路的栅极侧、第二CMOS电路的漏极侧和第一输出端子连接,并且第二CMOS电路的栅极侧、第一CMOS电路的漏极侧和第二输出端子连接,上述第一晶体管至第四晶体管包括源极端子与上述多个输入端子的一个连接的输入晶体管。根据上述结构,能够实现触发器的小型化。
-
公开(公告)号:CN103931102A
公开(公告)日:2014-07-16
申请号:CN201180074448.2
申请日:2011-10-28
CPC分类号: G11C11/419 , G11C11/41 , G11C13/0007 , G11C19/28 , G11C2013/0073 , G11C2213/15 , G11C2213/32 , H01L45/04 , H01L45/1233 , H01L45/146 , H01L49/003 , H03K3/037 , H03K3/357 , H03K19/00315 , H03K19/1776
摘要: 一种金属-绝缘体相变(MIT)触发器使用双稳态工作状态对中所选择的一个来表示MIT触发器的逻辑状态。MIT触发器包括MIT器件,该MIT器件具有电流控制负微分电阻(CC-NDR)以提供双稳态工作状态对。可以由编程电压选择所述对中的双稳态工作状态。一旦选择了双稳态工作状态,双稳态工作状态就能够由施加到MIT器件的偏置电压保持。
-
公开(公告)号:CN103907157A
公开(公告)日:2014-07-02
申请号:CN201180074489.1
申请日:2011-10-28
发明人: 纳温·穆拉利马诺哈尔 , 汉斯·伯姆
CPC分类号: G11C11/4094 , G11C7/1006 , G11C11/408 , G11C11/418 , G11C11/419 , G11C19/188 , G11C19/287
摘要: 可移位存储器采用行移位来沿行移位数据。该可移位存储器包括被排列为多个行和多个列的存储器单元。该可移位存储器进一步包括用于将数据从第一列的输出端移位到第二列的输入端的移位逻辑。被移位的数据由选中行中的该第一列的存储器单元提供。该被移位的数据由该第二列的该选中行中的存储器单元接收并存储。该移位逻辑便于沿该选中行移位数据。
-
公开(公告)号:CN102081969B
公开(公告)日:2014-06-25
申请号:CN200910310739.1
申请日:2009-12-01
申请人: 群康科技(深圳)有限公司 , 群创光电股份有限公司
发明人: 江建学
CPC分类号: G11C19/28
摘要: 一种移位寄存电路,其包括开关单元、预充电单元、脉冲信号输出单元、低电平信号控制单元以及驱动信号输出端。本发明还提供利用该种移位寄存电路构建的具有双向传输功能的栅极驱动电路,其在搭配不同面板时有更多弹性空间。
-
公开(公告)号:CN102097132B
公开(公告)日:2013-11-20
申请号:CN200910311388.6
申请日:2009-12-14
申请人: 群康科技(深圳)有限公司 , 群创光电股份有限公司
发明人: 江建学
CPC分类号: G11C19/28 , G09G3/3677 , G09G3/3688 , G09G2310/0286
摘要: 本发明提出一种移位寄存器及一种使用该移位寄存器的液晶面板驱动电路。该移位寄存器包括多个第一及第二移位寄存单元,相邻二第一移位寄存单元分别接收一第一及第二时钟信号,相邻二第二移位寄存单元分别接收一第三及第四时钟信号;每一移位寄存单元包括一级联数据输入端、一级联数据输出端、一输出端、一反馈端及一复位端,第M个第二及第N个第一移位寄存单元的输出分别反馈至第N+1个第一及第M个第二移位寄存单元的反馈端,第N个第一及第M个第二移位寄存单元的复位端及级联数据输出端分别对应连接于第N+1个第一及第M+1个第二移位寄存单元的输出端及级联数据输入端。该移位寄存器具有输出信号稳定的特点。
-
公开(公告)号:CN102763167B
公开(公告)日:2013-09-25
申请号:CN201080064165.5
申请日:2010-10-14
申请人: 夏普株式会社
发明人: 小原将纪
CPC分类号: G11C19/184 , G09G3/3677 , G09G2310/0205 , G09G2310/0251 , G09G2310/0286 , G11C19/28
摘要: 将包含补偿电路(21)的单位电路(11)多级连接,而构成移位寄存器。当从下下一级单位电路输出的第二复位信号(R2)变成高电平时,补偿电路(21)对追加输出端子(Z)施加比低电平电位更低的超射电位(Vos)(补偿用电位)。对TFT:T8(输出复位晶体管)的栅极端子提供从下一级单位电路中包含的追加输出端子(Z)输出的信号。对TFT:T8的栅极端子交替地施加高电平电位和极性与其相反的补偿用电位,由此,抑制TFT:T8的阈值电压移位,防止输出信号的复位时间随着时间的经过而变迟。
-
公开(公告)号:CN103299546A
公开(公告)日:2013-09-11
申请号:CN201180027363.9
申请日:2011-12-28
申请人: 松下电器产业株式会社
发明人: 松井雅史
IPC分类号: H03K19/0185 , G11C19/00
CPC分类号: G11C19/28 , G11C19/184
摘要: 本发明的移位寄存器(1)具备多级连接的单位电路(10),单位电路(10)具备:具备输出晶体管(41)以及输出晶体管(42)的最终缓冲单元(40);向输出晶体管(41)的栅极供给第1信号的A信号生成单元(20);和向输出晶体管(42)的栅极供给第2信号的B信号生成单元(30);A信号生成单元(20)具备:电容器(24);通过时钟信号线(12)电压对输出晶体管(41)的栅极与电容器(24)的一个电极的导通以及非导通进行切换的晶体管(23);通过输入线(13)电压对电容器(24)的另一个电极与时钟信号线(12)的导通状态进行切换的晶体管(22);和栅极连接于固定电源线(17)且对电容器(24)的一个电极与输入线(13)的导通状态进行切换的晶体管(21)。
-
公开(公告)号:CN103262148A
公开(公告)日:2013-08-21
申请号:CN201280003978.2
申请日:2012-04-02
申请人: 夏普株式会社
发明人: 山本熏
CPC分类号: G09G3/3614 , G09G3/3677 , G09G2230/00 , G09G2300/0408 , G09G2300/0426 , G09G2310/0218 , G09G2310/0224 , G09G2310/0286 , G09G2310/0289 , G11C19/184 , G11C19/28
摘要: 本发明提供一种能进行块反转驱动而不会引起显示品质下降、耗电量增加的单片栅极驱动器。将栅极总线区分为z个块。栅极驱动器(400)的每个块中设有奇数线扫描用电路(42)和偶数线扫描用电路(44),并且该栅极驱动器(400)中设有块扫描用电路(40)。块扫描用电路(4)逐个依次地选择第一个到第z个块,并交替选择奇数线扫描用电路(42)和偶数线扫描用电路(44)。各奇数线扫描用电路(42)依次对所对应的块中包含的奇数行的栅极总线进行选择性的驱动。各偶数线扫描用电路(44)依次对所对应的块中包含的偶数行的栅极总线进行选择性的驱动。
-
公开(公告)号:CN101483068B
公开(公告)日:2013-08-07
申请号:CN200810190900.1
申请日:2008-11-06
申请人: NLT科技股份有限公司
摘要: 本发明提供一种双向移位寄存器。,使其电路规模小,并且稳定地动作。包括:通过各自的相位不同的3个以上的时钟信号(CLK1~CLK3)中的任意者和确定移位方向的设定信号(FW,RV)而进行传输控制的多个串联连接的单位寄存器(移位寄存器(1));和可对应于设定信号,从3个以上的时钟信号,选择至少1个时钟信号的选择电路(开关阵列(30)),按照通过对应于每个单位寄存器由选择电路选择的1个时钟信号,使单位寄存器成为复位状态的方式构成。
-
-
-
-
-
-
-
-
-