基于NoC的高速数据采集系统与上位机通信接口控制器

    公开(公告)号:CN113093585A

    公开(公告)日:2021-07-09

    申请号:CN202110235200.5

    申请日:2021-03-03

    Abstract: 本发明公开了一种基于NoC的高速数据采集系统与上位机通信接口控制器,包括多个路由器,与任一个所述路由器连接的缓存控制器资源节点和模数转换芯片,与所述缓冲控制器资源节点连接的PCIe插槽和DDRSDRAM芯片,与所述PCIe插槽连接的上位机;其中以NoC高速数据采集系统与上位机通信的缓存控制器资源节点为核心,该资源节点作为联通路由器、DDRSDRAM、PCIe接口与上位机之间数据交互的桥梁,对其内部结构和实现做出全新的设计,使得NoC高速数据采集系统结构能够满足更高速数据采集数据缓存的要求,提升NoC高速数据采集系统结构的通用性。

    一种具有高回退范围的射频信号整流器

    公开(公告)号:CN110635698B

    公开(公告)日:2021-04-30

    申请号:CN201910640968.3

    申请日:2019-07-16

    Abstract: 本发明公开了一种具有高回退范围的射频信号整流器,属于微波能量传输技术领域,具体为设计一种具有高回退范围的射频信号整流器,以满足整流器在复杂环境要求下的应用。由于传统整流器的最大整流效率往往是在某一固定输入功率下获得的,所以传统整流器的效率曲线一般如图2所示。针对一般整流器输入功率范围较小、输入功率回退时效率严重下降的缺陷,本发明借鉴经典的Doherty功放的电路结构,利用功率放大电路与整流电路之间的逆时二元性,设计了一种基于Doherty功率放大电路结构的有较大功率回退范围的整流器。

    基于FPGA的随机等效采集系统

    公开(公告)号:CN110836993B

    公开(公告)日:2021-01-26

    申请号:CN201911113408.9

    申请日:2019-11-14

    Abstract: 本发明公开了一种基于FPGA的随机等效采集系统,将各采样批次采集得到的采样数据进行串并转换后存储至数据缓存模块的RAM中,由脉冲输出模块得到第一个有效的触发信号和之后的第一个随路时钟的时间间隔,经过脉冲展宽模块展宽后,由时间间隔测量模块测量得到测量值;等效采样控制模块的标志寄存器根据测量值将对应位置为1;起始地址计算模块根据测量值计算得到起始地址,并存储在起始地址存储模块中,当等效采样完成后,上位机根据起始地址读取每个采样批次采集的数据进行波形重构,得到等效采样波形。本发明利用RAM存储数据,上位机读取RAM中的数据并进行数据重构,提高波形捕获率高,减少FIFO资源消耗。

    一种边界扫描结构与IEEE 1500 Wrapper转换接口

    公开(公告)号:CN109885518B

    公开(公告)日:2020-09-18

    申请号:CN201910042416.2

    申请日:2019-01-17

    Abstract: 本发明提出一种边界扫描结构与IEEE 1500 Wrapper转换接口,包括WSC接口控制逻辑模块、交换逻辑模块和串并转换逻辑模块,所述WSC接口控制模块,连接于Wrapper与边界扫描结构之间,用于Wrapper的测试控制;所述交换逻辑模块,连接于Wrapper与边界扫描结构之间,用于边界扫描链路和Wrapper的数据交换;所述串并转换逻辑模块,连接于交换逻辑模块与Wrapper之间,用于交换逻辑模块与Wrapper接口的数据交换。本发明结合了NoC边界扫描测试系统中兼容IEEE 1500 Wrapper两大测试机制的技术优势在NoC系统中的联合应用,实现了边界扫描结构对IEEE 1500 Wrapper的控制机制以及两者之间的数据交换机制,且边界扫描结构可串行测试、并行测试两种工作模式下的Wrapper进行数据交换。

    基于FPGA的频率测量系统
    25.
    发明公开

    公开(公告)号:CN110837000A

    公开(公告)日:2020-02-25

    申请号:CN201911053170.5

    申请日:2019-10-31

    Abstract: 本发明公开了一种基于FPGA的频率测量系统,输入信号经比较器模块后得到与输入信号同频同相的矩形波信号,ADC模块对输入信号进行采集后采用FFT分析法初步确定输入信号的频率,参考时钟选择模块用于根据初步确定的频率选择一个参考时钟clk_fre作为滤毛刺模块中滤除毛刺成分的时钟源,滤毛刺模块对矩形波信号中的毛刺进行滤除,频率测量模块基于测频法或测周法对滤除后的信号进行测量得到脉冲计数结果,上位机基于脉冲计数结果计算得到输入信号的频率测量结果。本发明首先通过FFT分析法粗略计算出输入信号的基波频率,经过滤除毛刺后通过测频法或测周法精确测量出信号的频率,从而在信号中存在谐波成分时对基波频率进行准确测量。

    一种深槽侧氧调制的平面型绝缘栅双极型晶体管

    公开(公告)号:CN102184949B

    公开(公告)日:2012-09-12

    申请号:CN201110118624.X

    申请日:2011-05-09

    Abstract: 一种深槽侧氧调制的平面型绝缘栅双极型晶体管,属于半导体功率器件技术领域。本发明在常规电场阻止平面型绝缘栅双极型晶体管结构中引入由P型浮空层、深槽二氧化硅氧化层和深槽体电极构成的深槽体电极结构,实现一个额外电场的引入,帮助横向耗尽N-pillar,从而在相同的耐压下可提高N-pillar的掺杂浓度,进而降低正向导通时的通态压降。体电极上施加一定的正向电压可在器件顶部产生一个和原电场方向相反的逆向电场,降低原峰值电场,使得器件击穿电压提高。深槽体电极结构中的P型浮空层,可有效防止深槽底部的电场集中。器件正向导通时,优化体电极一侧的正向电压,可在厚氧化层一侧形成电子积累层,为电流提供了一个低阻抗的通道。

    一种深槽侧氧调制的平面型绝缘栅双极型晶体管

    公开(公告)号:CN102184949A

    公开(公告)日:2011-09-14

    申请号:CN201110118624.X

    申请日:2011-05-09

    Abstract: 一种深槽侧氧调制的平面型绝缘栅双极型晶体管,属于半导体功率器件技术领域。本发明在常规电场阻止平面型绝缘栅双极型晶体管结构中引入由P型浮空层、深槽二氧化硅氧化层和深槽体电极构成的深槽体电极结构,实现一个额外电场的引入,帮助横向耗尽N-pillar,从而在相同的耐压下可提高N-pillar的掺杂浓度,进而降低正向导通时的通态压降。体电极上施加一定的正向电压可在器件顶部产生一个和原电场方向相反的逆向电场,降低原峰值电场,使得器件击穿电压提高。深槽体电极结构中的P型浮空层,可有效防止深槽底部的电场集中。器件正向导通时,优化体电极一侧的正向电压,可在厚氧化层一侧形成电子积累层,为电流提供了一个低阻抗的通道。

    一种射频宽带高效率整流器

    公开(公告)号:CN111900943B

    公开(公告)日:2023-05-05

    申请号:CN202010672593.1

    申请日:2020-07-14

    Abstract: 本发明提供一种新型射频宽带高效率整流器,包括晶体管、信号耦合网络、输入匹配网络、输出匹配网络、输入馈电网络、整流输出信号模块和射频输入信号模块,在信号耦合网络中分别并联两个可变电容,并为可变电容提供直流偏压以调整可变电容的电容,使得整流器工作在不同频段;还通过引入FPGA可编程电压源使整流器实现同步状态检测功能,在不同频段都可以达到较高的整流输出效率,从而实现宽带、高效率的整流器。

    一种具有分数阶微积分运算和显示功能的数字示波器

    公开(公告)号:CN113377340A

    公开(公告)日:2021-09-10

    申请号:CN202110514250.7

    申请日:2021-05-12

    Abstract: 本发明公开了一种具有分数阶微积分运算和显示功能的数字示波器,在现有技术基础上,增加分数阶运算模块,其根据数字示波器参数和设置计算出的固定系数存储在固定系数存储器中,并将固定系数通过N‑1个D触发器延时单元移位输出到N个分数阶运算单元与采集数据相乘,并累加,得到N个分数阶运算结果,这样进行L/N次分数阶运算,得到L个分数阶运算结果,送入信号处理显示模块,通过绘图线程转为显示数据并送入LCD进行显示,实现了数字示波器对于输入信号的分数阶微积分运算和显示。同时,N个分数阶运算单元使用乘累加器模块设计,采用并行运算模式,以提高了实时运算效率,大幅减少数字示波器的数据处理时间。

    一种用于高速数据采集的NoC路由器

    公开(公告)号:CN113079100A

    公开(公告)日:2021-07-06

    申请号:CN202110235227.4

    申请日:2021-03-03

    Abstract: 本发明公开了一种用于高速数据采集的NoC路由器,多个路由器本体,每个所述路由器本体与外部的模数转换芯片之间、每个所述路由器本体与上位机之间形成数据交互;每个所述路由器本体的东南西北四个方向均设置有输入端口和输出端口,以及在每个所述路由器本体的西南方向之间设置有本地端口,每个所述输入端口、每个所述输出端口和本体端口均与交换开关实现数据链路连接,以此设计出一种为高速数据采集系统而专门设计的路由器。简化了用于高速数据采集的NoC路由器的结构,设计后的路由器时序更优、延时更低,解决了用于高速数据采集的NoC路由器不能满足高速数据采集带宽要求的缺陷,用于高速数据采集的NoC路由器接口灵活性差、可扩展性不强的缺点。

Patent Agency Ranking