一种级联装置的电IRIG-B码对时信号处理方法

    公开(公告)号:CN118921071A

    公开(公告)日:2024-11-08

    申请号:CN202410945702.0

    申请日:2024-07-15

    IPC分类号: H03M13/29 H02H1/00 G04D7/00

    摘要: 本发明涉及一种级联装置的电IRIG‑B码对时信号处理方法,属于电力工程继电保护自动化领域。本发明包括:从发送至某级联装置处的转单端后的电IRIG‑B码对时信号对应的第一个上升沿开始首个码元对应的计时;经过一个设定时间窗之后,在遇到第一个下降沿时停止计时,再经过下一个设定时间窗之后若遇到上升沿,则结束该码元对应的计时并开启下一个码元对应的计时;该码元对应的计时停止时的计时值用于进行解码,从而得到该码元的解码数据;重复码元的解码步骤直至达到该对时信号结束,相应得到各码元的解码数据;每个设定时间窗的长度均大于该对时信号的上升沿和下降沿处畸变的时间宽度且小于电IRIG‑B码所有种类的码元正常情况下的高电平持续时间长度。

    一种嵌入式系统不同时钟域运行时戳获取方法及装置

    公开(公告)号:CN114461012A

    公开(公告)日:2022-05-10

    申请号:CN202210083903.5

    申请日:2022-01-19

    IPC分类号: G06F1/12

    摘要: 本发明公开了一种嵌入式系统不同时钟域运行时戳获取方法及装置,嵌入式系统包括:时钟域管理模块和同步时戳获取模块,其中方法包括:提供时钟域注册管理接口,来标识时钟域信息;通过周期性的同步时戳获取,对时钟域管理模块内不同时钟域时钟转换计算时所需的基准时戳进行更新;通过周期更新的基准时戳,对时钟域管理模块内不同时钟域间进行同步时戳转换计算时的转换关系进行更新;基于时钟域管理模块,依据一时钟域在预设时刻的实时运行时戳,计算其它时钟域在预设时刻的运行时戳。通过不同时钟域之间的时戳对应关系,实现依据一个时钟域的实时运行时戳,来获取其它时钟域的实时运行时戳,并避免了实时时戳因计算机位数原因翻转导致的计算错误。

    一种嵌入式系统不同时钟域运行时戳获取方法及装置

    公开(公告)号:CN114461012B

    公开(公告)日:2024-05-10

    申请号:CN202210083903.5

    申请日:2022-01-19

    IPC分类号: G06F1/12

    摘要: 本发明公开了一种嵌入式系统不同时钟域运行时戳获取方法及装置,嵌入式系统包括:时钟域管理模块和同步时戳获取模块,其中方法包括:提供时钟域注册管理接口,来标识时钟域信息;通过周期性的同步时戳获取,对时钟域管理模块内不同时钟域时钟转换计算时所需的基准时戳进行更新;通过周期更新的基准时戳,对时钟域管理模块内不同时钟域间进行同步时戳转换计算时的转换关系进行更新;基于时钟域管理模块,依据一时钟域在预设时刻的实时运行时戳,计算其它时钟域在预设时刻的运行时戳。通过不同时钟域之间的时戳对应关系,实现依据一个时钟域的实时运行时戳,来获取其它时钟域的实时运行时戳,并避免了实时时戳因计算机位数原因翻转导致的计算错误。

    一种基于数字隔离的测量系统

    公开(公告)号:CN203464953U

    公开(公告)日:2014-03-05

    申请号:CN201320590807.6

    申请日:2013-09-24

    IPC分类号: G01D21/00 G01R19/25

    摘要: 本实用新型公开了一种基于数字隔离的测量系统,该系统包括用于与一组传感器输出信号一一对应连接的一组测量电路,各测量电路均由输入调理电路、放大电路、AD转换电路和数字隔离电路顺次相连构成,所述各测量电路的输出端与一用于数字信号组帧的FPGA的信号输入端连接,FPGA的信号输出端与主控制器连接。本测量系统中具有多路测量电路,每路测量电路都采用单独的输入调理电路、放大电路、AD转换电路、数字隔离电路,从而实现了各测量电路之间的隔离,任意一路测量电路损坏不影响其它部分电路的正常工作;在各测量电路的输出端利用FPGA将各路数据按既定协议组帧后送给CPU,降低了CPU的负担,提高了运行速度。

    一种温度测量电路
    38.
    实用新型

    公开(公告)号:CN203177993U

    公开(公告)日:2013-09-04

    申请号:CN201320131816.9

    申请日:2013-03-21

    IPC分类号: G01K7/20

    摘要: 本实用新型涉及一种温度测量电路,包括一个用于测温的三线制桥式测量电路、一个用于为所述三线制桥式测量电路提供基准电压的基准电压发生电路、一个隔离电路和一个调理电路,所述三线制桥式测量电路连接所述调理电路的输入端,所述调理电路的输出端连接所述隔离电路的输入端,所述隔离电路的输出端用于连接A/D转换模块,该测温电路还设有一个隔离电源,隔离电源分别为三线制桥式测量电路和隔离电路提供电源,可以滤除输入信号的干扰。本实用新型测温电路解决了现有温度测量电路测量精度低、抗干扰能力差的问题,提高了系统的可靠性与稳定性。

    一种多片FPGA系统及其时戳同步方法

    公开(公告)号:CN113839767A

    公开(公告)日:2021-12-24

    申请号:CN202111070752.1

    申请日:2021-09-13

    IPC分类号: H04L7/00 H04J3/06

    摘要: 本发明涉及一种多片FPGA系统及其时戳同步方法,通过使用单一时钟源及搭建一个星型结构,保证时钟相位一致、频偏为0;并且同时综合考虑加载完成信号,保证复位释放时间一致;通过对主芯片输出同步脉冲和从芯片输入同步脉冲进行约束,保证同步脉冲同步;通过同步脉冲的设计,保证对时戳计数器实时监视和同步。本发明的技术方案有效解决了多片FPGA协作的工况下时戳同步的问题,并且简单可靠容易实施。