数字系统性能增强的系统和方法

    公开(公告)号:CN1830173A

    公开(公告)日:2006-09-06

    申请号:CN200380104145.6

    申请日:2003-11-26

    发明人: A·K·尤特

    IPC分类号: H04L7/00

    摘要: 本发明利用低于最坏情况需要的时钟周期(即一个高速时钟)实现数字计算,同时在具有相同硬件的第二系统中,利用更大的假定最坏情况时钟周期实现相同的计算(即一个低速时钟)。对来自计算的输出进行比较以确定是否有错误发生。如果在两个应答之间有不同,高速计算一定是错误的(即发生了计算错误),系统使用来自低速系统的应答。在一个实施方案中,本发明利用两个复制的低速系统,其中每个以主系统的半速率运行。然而两个复制系统以相同速率生成的结果之和与主系统相同,该主系统在本发明之外以比其可能更快的速率运行。因此虽然使用了更多的硬件,本发明改进了性能(例如,速度)。有利地,本发明动态适应以在实际操作条件下达到可能的最好性能。