-
公开(公告)号:CN100592633C
公开(公告)日:2010-02-24
申请号:CN200610159924.1
申请日:2006-09-26
Applicant: 联发科技股份有限公司
Inventor: 张湘辉
CPC classification number: H03L7/0891
Abstract: 本发明提供输出频宽受到限制的相位频率检测器与其相关方法。本发明所揭示的相位频率检测器会产生与一第一信号及一第二信号间的相位差或频率差相对应的一第一输出信号与一第二输出信号。当该第一、第二信号间的相位差大于一预定延迟量时,则该第一输出信号的脉宽会受到限制,以使得该相位频率检测器具有一受限的等效输出脉宽。
-
公开(公告)号:CN101640535A
公开(公告)日:2010-02-03
申请号:CN200910140151.6
申请日:2009-07-08
Applicant: 恩益禧电子股份有限公司
CPC classification number: H03L7/0998 , H03L7/0891 , H03L7/18 , H03L7/197
Abstract: 本发明提供一种PLL电路、通信装置以及通信装置的回环测试方法。设置在PLL电路中的控制单元控制相位内插器,以在根据SSC的调制轮廓预定的时刻以基本延迟量Δ为单位逐步地改变施加到相移信号C_PS的相移量。此外,控制单元以下面的方式控制在通过分割相移信号C_PS的频率而获得的反馈时钟信号C_FB的一个周期中施加到从相位内插器输出的相移信号C_PS的总相移量:该总相移量和C_FB的前一个周期中的总相移量之间的差总是等于或者小于基本延迟量Δ。
-
公开(公告)号:CN100573713C
公开(公告)日:2009-12-23
申请号:CN200510003456.4
申请日:2005-10-28
Applicant: 三星电子株式会社
IPC: G11C11/56
CPC classification number: H03L7/0812 , B82Y10/00 , G11C11/15 , G11C11/16 , G11C11/5607 , G11C2211/5615 , H01L27/228 , H03L7/0891
Abstract: 本发明公开了一种具有多位单元阵列结构的磁随机存取存储器(RAM),其包括形成在衬底上的访问晶体管、第一至第三可变电阻元件和第一至第三电流供给线。该第一至第三可变电阻元件布置在位线和访问晶体管之间并且在电气上彼此相连。该第一至第三电流供给线与该第一至第三可变电阻元件交替堆叠。该第一至第三可变电阻元件具有相同的电阻。
-
公开(公告)号:CN101584136A
公开(公告)日:2009-11-18
申请号:CN200780043898.9
申请日:2007-09-28
Applicant: 吉斯通半导体有限公司
Inventor: 文·T·林
IPC: H04B17/00
CPC classification number: H03L7/0891 , H03D13/004 , H03K3/84 , H03L7/087 , H03L7/18
Abstract: 说明一种到达锁定回路技术以利用随机频率调制和精确可变频率扩展产生扩展频谱时钟信号的新技术。该到达锁定回路包括三个模块,精确扩展控制具有到达比较器,该回路滤波器和该VCO。到达锁定回路在某个频率不稳定并且振荡以产生在最终误差校正输出上的低频调制信号来扩展来自VCO的高频输出信号的频率。该低频调制信号每个循环中的频率扩展的周期也会循环之间增加较小的随机的时间量,直到频率扩展的周期长到在到达比较器输入产生对该准时信号的周跳以将频率扩展的周期复位至较小量。
-
公开(公告)号:CN101542907A
公开(公告)日:2009-09-23
申请号:CN200780044070.5
申请日:2007-11-27
Applicant: 高通股份有限公司
Inventor: 张刚
IPC: H03L7/00
CPC classification number: H03L7/1976 , H03L7/0891
Abstract: 本发明描述用于实现锁相环路(PLL)中的相位频率检测器及电荷泵的线性运算的技术。所述相位频率检测器接收参考信号及时钟信号、基于所述参考及时钟信号产生第一及第二信号且仅基于所述第一信号重置所述第一及第二信号。所述第一及第二信号可分别为上行及下行信号,或可分别为下行及上行信号。所述相位频率检测器可延迟所述第一信号达预定量、基于所述经延迟的第一信号及所述第二信号产生重置信号且用所述重置信号重置所述第一及第二信号。所述电荷泵接收所述第一及第二信号,且产生指示所述参考信号与时钟信号之间的相位误差的输出信号。
-
公开(公告)号:CN100538830C
公开(公告)日:2009-09-09
申请号:CN200510092321.X
申请日:2005-08-26
Applicant: 三星电子株式会社
IPC: G11B7/0045 , G11B7/125 , G11B20/00 , H03L7/08
CPC classification number: G11B7/00456 , G11B7/0062 , G11B7/126 , H03L7/0805 , H03L7/0812 , H03L7/0891 , H04L7/0337
Abstract: 一种光(盘)驱动系统,包括基于DLL的多相时钟发生器电路,能够从具有800MHz或更高的频率的输入时钟产生32个不同相位。所述多相时钟发生器包括延迟锁定环(DLL),DLL具有分频器,用于向在反馈环内的第一组的M个压控延迟单元输出N分频的时钟,并且DLL还包括在反馈环的外部的相同的一组M个压控延迟单元,用于延迟未划分的时钟,并且用于输出M个多相时钟。一种光驱动系统的光学驱动器电路,和一种用于实现写入策略的方法,所述写入策略用于防止在光盘上的相邻凹槽上写入的标记的“重叠”。所述电路和方法产生以在千兆频率范围内的高分辨率(例如T/32)转换的多个写入策略波形(信道)。
-
公开(公告)号:CN101409553A
公开(公告)日:2009-04-15
申请号:CN200810147608.1
申请日:2008-11-20
Applicant: 四川登巅微电子有限公司
CPC classification number: H03L7/099 , H03K5/13 , H03K5/15066 , H03K5/15073 , H03K5/1565 , H03K2005/00052 , H03L7/0891
Abstract: 本发明公开了一种相位延迟线结构,其特征在于:包括锁相环、占空比调节环和均分电压-均分时间转换电路三个模块,锁相环与占空比调节环形成回路,锁相环的一端输出与均分电压-均分时间转换电路的输入连接;本发明可以将电压精确等分,对多相位产生具有极强的可控性和扩展性,采用带隙基准技术使得片内各工作点随温度漂移很小,锁相环的负反馈锁相机制决定了工作时锯齿波的周期、相位、占空比严格跟随输入参考时钟,工作时锯齿波上升下降时间精确相等,具有很好的工艺兼容性。
-
公开(公告)号:CN100468275C
公开(公告)日:2009-03-11
申请号:CN200480027663.7
申请日:2004-09-25
Applicant: 泰拉丁公司
Inventor: 科斯明·约尔加
CPC classification number: H03L7/0891 , G05F3/262 , H03L7/0812
Abstract: 本发明公开了一种与电流镜电路一起使用的电流补偿电路。该电流镜电路具有用于驱动第一扇出电流镜级的第一可编程电流镜级确定的电流通路。该第一可编程电流镜级至少包括一个其沟道长度为第一沟道长度调制因数λ1的晶体管。该第一扇出电流镜级连接到电压源。该电流补偿电路包括连接到电压源,而且具有连接到电流通路的电流输出端的电源电压电流镜。该电流补偿电路进一步包括与电源电压电流镜串联,而且至少具有一个其沟道长度为沟道长度调制因数λ2的晶体管的第二可编程电流镜。第二沟道长度调制因数λ2大于第一沟道长度调制因数λ1。因此,第一可编程电流镜和第二可编程电流镜配合,以使通过第一扇出电流镜级的偏置电流基本上保持与电源电压的变化无关。
-
公开(公告)号:CN101325416A
公开(公告)日:2008-12-17
申请号:CN200810125631.0
申请日:2008-06-12
Applicant: 株式会社东芝
Inventor: 崔明秀
CPC classification number: H03L7/0995 , H03K3/0315 , H03K2005/00136 , H03L7/0891 , H03L7/18
Abstract: 一种电压控制振荡器,其包含:环形振荡器,其通过连接各自包含第一与第二晶体管的反相器配置而成;运算放大器,其获得放大信号;第三晶体管,其各自插入第一晶体管与第一电源之间,并由放大信号进行栅极控制;第四晶体管,其各自插入第二晶体管与第二电源之间,并由控制信号进行栅极控制;包含第五晶体管与第六晶体管的反相器,第五与第六晶体管的栅极端子与漏极端子共同连接到运算放大器的第一输入端子;第七晶体管,其插入第五晶体管与第一电源之间,并由放大信号进行栅极控制;第八MOS晶体管,其插入第六晶体管与第二电源之间,并由控制信号进行栅极控制。
-
公开(公告)号:CN101222227A
公开(公告)日:2008-07-16
申请号:CN200710305771.1
申请日:2007-11-21
Applicant: 三星电子株式会社
CPC classification number: H03L7/0812 , H03L7/0891 , H03L7/113 , H03L7/16
Abstract: 一种延迟锁定环电路,包括:相位检测器,其从外部时钟信号和反馈时钟信号之间的相位差产生检测信号;电荷泵,其响应于所述检测信号而控制电压信号的电平;以及电压控制延迟线,其响应于所述电压信号而通过延迟所述外部时钟信号来产生多个延迟时钟信号,并且通过根据所述外部时钟信号的频率范围,使用不同数目的所述延迟时钟信号产生倍频时钟信号。所述倍频时钟信号是通过将所述外部时钟信号乘整数倍来产生的,并且所述反馈时钟信号是从所述多个延迟时钟信号延迟所述外部时钟信号的周期而得到的。
-
-
-
-
-
-
-
-
-