一种高SFDR折叠内插模数转换器

    公开(公告)号:CN101980447A

    公开(公告)日:2011-02-23

    申请号:CN201010562719.6

    申请日:2010-11-29

    Applicant: 复旦大学

    Abstract: 本发明提供一种采用级联折叠内插器级间开关“伪随机乱序”的高SFDR的折叠内插模数转换器结构。该折叠内插模数转换器包含具有折叠单元模拟预处理模块或者内插模拟预处理模块;级联折叠内插器级间开关“伪随机乱序”是用于模拟信号在预处理过程中伪随机选择折叠内插信号路径的一种逻辑序列,每级折叠内插电路中包括两组开关逻辑分别是正向乱序开关逻辑和对应的反向解乱序开关逻辑。此外,开关乱序逻辑分级内乱序逻辑和级间乱序组合逻辑。本发明提出的级联折叠内插电路级内及级间开关乱序逻辑,将处理相邻量化范围的折叠器和内插器间的输入等效失调平均化,将失配引入的谐波分量平均到噪底中,提高了整个模数转换器的无杂散动态范围(SFDR)。

    采用运算放大器共享的低功耗流水线模数转换器

    公开(公告)号:CN101895295A

    公开(公告)日:2010-11-24

    申请号:CN201010222534.0

    申请日:2010-07-09

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为一种运算放大器共享的低功耗流水线模数转换器。该模数转换器由无采样保持电路的第一级流水线,第二、三、四级流水线,一级3位全并行模数转换器,共享运算放大器,数字校正电路构成;无采样保持电路的第一级流水线,第二、三、四级流水线,与最后一级的3位全并行模数转换器依次相连,每级流水线得到3位数字输出,经过后级数子校正,得到实际结果;4级流水线只需要2个运算放大器,连续的两级共用一个运算放大器,共产生10位需校正的数据,与最后一级3位全并行模数转换器的3位输出一起经过数字校正电路,得到最后的11位量化输出。本模数转换器实现高速度、低功耗。

    一种具有高谐波抑制特性的正交输入五分频器

    公开(公告)号:CN101873134A

    公开(公告)日:2010-10-27

    申请号:CN201010186480.7

    申请日:2010-05-27

    Applicant: 复旦大学

    Abstract: 本发明属于射频无线接收机集成电路技术领域,具体为一种具有较高谐波抑制特性的正交输入五分频器。本发明在混频器中使用源级负反馈技术,以提高混频器输出信号的线性度;在第二级除法器中使用负载分割技术,以增加第二级除法器处理的频率范围;将正交输入正交输出分频器应用于传统的密勒出发器中,显著改善了五分频除法器的谐波抑制特性。本发明在不提高整个分频器功耗的前提下,提高了输出信号正交跟随特性。

    一种6比特600兆赫兹采样频率折叠内插模数转换器

    公开(公告)号:CN101047386B

    公开(公告)日:2010-05-19

    申请号:CN200710038101.8

    申请日:2007-03-15

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体涉及一个6位600兆赫兹采样频率折叠内插模数转换器。可满足电池供电通讯设备的低功耗、低电源需要。本发明提出的折叠内插模数转换器,由采样保持电路(40)、参考电阻串(41)、第一级粗子预放大电路(42)、第二级粗子预放大电路(43)、细子预放大电路(44)、第一级折叠电路(45)、第二级折叠电路(46)、有源内插电路(47)、比较器(48)、编码电路(49)连接构成。本发明采用千欧数量级的大电阻作预放大单元、折叠单元和内插单元的负载,以及采用两级折叠的结构,因此本发明实现了低功耗的要求。

    千兆以太网收发器接收通道中的数据对齐电路

    公开(公告)号:CN1561009B

    公开(公告)日:2010-05-05

    申请号:CN200410016672.8

    申请日:2004-03-02

    Applicant: 复旦大学

    Abstract: 本发明为一种千兆以太网收发器接收通道中的数据对齐电路。该电路模块由输入数据队列、判决器序列、n0发生器、猜想序列发生器、串并转换器、序列匹配器和输出多路选择器组成。其在系统中的连接方式之一,是接于数据通道的均衡器和Vilerbi译码器之间;连接方式之二,将模块分为控制部分和数据通路部分,控制部分接于均衡器之后,数据通路部分接于A/D转换器和均衡器之间。本发明可使接收通路中四对双绞线上的数据对齐,从而使后续的解码操作能够正确进行。

    一种低功耗大摆幅开关型运算放大器

    公开(公告)号:CN101662264A

    公开(公告)日:2010-03-03

    申请号:CN200910055220.3

    申请日:2009-07-23

    Applicant: 复旦大学

    Abstract: 本发明属于微电子领域,具体涉及一种低功耗大摆幅开关型运算放大器,该运算放大器采用两级运放的形式,第二级为AB类输出,并且在第一级和第二级之间增加了电平位移电路,改变第二级MOS管的偏置状态,可以实现运放的低功耗和大摆幅,并且采用嵌套式密勒补偿以实现运放的稳定性,能够被广泛应用于通信基站、医疗设备、卫星接收系统、雷达、红外成像、数字示波器、消费类电子等领域。

    一种应用于开关电容电路的双自举开关

    公开(公告)号:CN101540600A

    公开(公告)日:2009-09-23

    申请号:CN200910049033.4

    申请日:2009-04-09

    Applicant: 复旦大学

    Abstract: 本发明属于数模混合信号集成电路技术领域,具体涉及一种应用于开关电容电路的双自举开关。它由13个MOS管和两个电容组成,相对于传统的自举开关增加了一条自举支路,使得开关开启阶段开关管的栅源电压为2VDD,为传统自举开关的两倍,减小了导通电阻的阻值,增加了线性度。

    一种低密度奇偶校验码矩阵的设计方法

    公开(公告)号:CN101262230A

    公开(公告)日:2008-09-10

    申请号:CN200810036556.0

    申请日:2008-04-24

    Applicant: 复旦大学

    Abstract: 本发明属于通信技术领域,具体为一种低密度奇偶校验矩阵的设计方法。本发明以存储器分配、避免存储器读写冲突和简化编码器为约束来设计基于层调度算法译码的H校验矩阵,并且对校验矩阵进行行列变换和寻找最大的平均环以提升性能。这种矩阵当采用上述基于层调度的Min-Sum算法来译码可以同时满足高性能和低复杂度的硬件实现的需求。采用本发明方法构造出来的矩阵可以实现低复杂度和高吞吐率的LDPC解码电路。

    千兆以太网发送电路中的数模转换器

    公开(公告)号:CN100411306C

    公开(公告)日:2008-08-13

    申请号:CN200410016675.1

    申请日:2004-03-02

    Applicant: 复旦大学

    Abstract: 本发明为一种千兆以太网发送电路中的数模转换器。它由温度译码模块、开关锁存器阵列模块、电流单元阵列模块和锁相环电路模块组成。系统的5bit数字信号给温度译码电路,经过编码后输出16bit数字信号,分别送入开关锁存器模块处理,得到128路数字开关信号,作为电流单元阵列的输入,并控制电流单元的打开或关闭;锁相环电路为数模转换器提供采样时钟以及用于4ns时序控制所需的一系列时钟。本发明能将输出模拟电平的转换时间控制在3ns-5ns之间。

    一种超宽带系统的双采样两步式折叠内插模数转换器

    公开(公告)号:CN101217281A

    公开(公告)日:2008-07-09

    申请号:CN200810032497.X

    申请日:2008-01-10

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体涉及一个超宽带(OFDM-UWB)系统的双采样两步式折叠内插模数转换器。本发明提出的两步式折叠内插模数转换器,由采样保持电路、粗子转换器、参考电平选择电路、细子转换器和数字编码电路连接构成。本发明采用两步式和折叠内插相结合的结构,并采用分时采样的采样保持电路,实现了OFDM-UWB系统低功耗的应用要求。可满足电池供电通讯设备的低功耗、低电源需要。

Patent Agency Ranking