-
公开(公告)号:CN103746670A
公开(公告)日:2014-04-23
申请号:CN201410014004.5
申请日:2014-01-13
Applicant: 复旦大学
IPC: H03H11/16
Abstract: 本发明属于集成电路技术领域,涉及一种应用于X波段(8~12GHz)相控阵接收机中移相器的设计。它由一个变压器式巴伦、一个多相滤波器、四个子移相器和一个合成电路组成,如图1。其中四个子移相器的移相精度为3位,即子移相器以45°为移相步进值在0~360°范围内总共实现8种移相状态,如图3。由这四个移相器及其余电路组成的X波段移相器的移相精度为5位,即该移相器以11.25°为移相步进值在0~360°范围内总共实现32种移相状态。首先单端输入信号VIN经过一个变压器式巴伦得到差分信号VIN+和VIN-,它们经过一个多相滤波器后得到一组正交差分信号VIN_I+、VIN_I-、VIN_Q+和VIN_Q-,它们是子移相器的输入,四个子移相器的输出信号经过合成电路合成之后就得到输出信号VOUT+和VOUT-。
-
公开(公告)号:CN101902242B
公开(公告)日:2013-10-16
申请号:CN201010225539.9
申请日:2010-07-14
Applicant: 复旦大学
Abstract: 本发明属于射频无线接收机集成电路技术领域,具体为一种应用于超宽带系统的单端输入差分输出的射频前端电路。它由低噪声放大器(LNA)和正交混频器(Mixer)组成。其中低噪声放大器采用单端输入差分输出结构,由两级构成,以适用于超宽带系统所要求的较大的输入信号范围;正交混频器由I、Q两路构成,且两路公用输入放大管,同时该混频器采用电流注入技术,并且将电流注入管作为输入放大管的一部分以提高混频器性能。LNA和Mixer之间通过一个单位增益缓冲器连接,以减小Mixer较大的输入电容对LNA负载的影响。本发明结构简单,增益可变,功耗低,使用频带宽,且芯片面积小,减少片外元件的使用,便于实现单芯片集成。
-
公开(公告)号:CN101562591B
公开(公告)日:2013-07-31
申请号:CN200910051012.6
申请日:2009-05-12
Applicant: 复旦大学
Abstract: 本发明属于超宽带无线通信技术领域,具体为一种基于相位旋转的训练序列的I/Q失配估计和补偿方法。本发明针对原有ECMA-368训练序列附加一定的相位旋转,生成四个彼此关联的新训练序列,通过四个训练序列中能量较大部分作为估计信息,使得原有ECMA-368训练序列可以用于频域的I/Q失配估计,而且提高了用于估计I/Q失配参数信息的信噪比,使得I/Q失配补偿算法获得完整的分集增益,从而显著提高多带正交频分复用超宽带系统的误码率性能。
-
公开(公告)号:CN102347775B
公开(公告)日:2013-07-10
申请号:CN201110262178.X
申请日:2011-09-06
Applicant: 复旦大学
IPC: H03M13/11
Abstract: 本发明属于集成电路设计技术领域,具体涉及一种基于并行分层译码算法的LDPC码译码器。该译码器设计基于并行分层译码算法,且输入的待译码数据存储于寄存器链中;所述译码器使用两条寄存器链形成乒乓结构,即当其中一条寄存器链接收新的待译码数据并同时输出已经完成译码的数据时,另一条寄存器链含有待译码数据的寄存器链被划分为M条子链,并进行译码操作,M等于LDPC校验矩阵所含子矩阵列数;每条子链对应校验矩阵中一列子矩阵,并存储此列子矩阵对应的待译码数据。本发明通过使用寄存器链,避免在芯片设计中使用过多存储单元,从而进一步降低基于并行分层译码算法的译码器芯片面积,并保持较高的译码速率。
-
-
公开(公告)号:CN102882480A
公开(公告)日:2013-01-16
申请号:CN201210241933.0
申请日:2012-07-13
Applicant: 复旦大学
IPC: H03F3/45
Abstract: 本发明属于自动控制技术领域,具体为一种0~10MHz程控宽带放大器。该程控宽带放大器采用多级级联的方式,整条多级放大链路由前级、中级、程控放大电路、D/A转换器、单片机、反相器、末级功率放大电路、二极管峰值检波电路组成,其中,程控放大电路放置在前级与中级放大电路之间;二极管峰值检波电路连接于中级放大电路之后;单片机连接于二极管峰值检波电路与D/A转换器之间,反相器连接于D/A转换器与程控放大电路之间;本发明能够对从直流信号到10MHz带宽内的交流小信号进行0~60dB稳定放大及增益可控调节,并且由末级功率放大实现对50Ω负载的驱动,可广泛适用于自动控制仪表、医疗电子仪器、电子测量仪器等。
-
公开(公告)号:CN102843136A
公开(公告)日:2012-12-26
申请号:CN201210340905.4
申请日:2012-09-15
Applicant: 复旦大学
IPC: H03M1/10
Abstract: 本发明属集成电路技术领域,具体为一种高速高精度的动态比较器失调电压校正方法。比较器是模数转换器的核心部件,本发明提出一种全新的实时校正方法,利用MOS管工作在反型层时的可变电容的电容值随调节电压线性连续可变的特点,对比较器输出端的负载电容进行精确的微调,最终达到当比较器的差分输入为零时,因为比较器的器件失配产生的失调电压和比较器输出负载电容微调产生的影响相互抵消,从而达到校正比较器失调电压的目的。本发明能够有效的将比较器的1sigma失调电压缩小三百倍,从典型值29.4mV缩小到66µV。
-
公开(公告)号:CN101674160B
公开(公告)日:2012-12-12
申请号:CN200910197525.8
申请日:2009-10-22
Applicant: 复旦大学
Abstract: 本发明属于无线通信技术领域,具体为一种多输入多输出无线通信系统中的信号检测方法和装置。本发明利用接收的信号向量和估计的信道信息,检测并恢复发送的信号向量。本发明装置包括一个预处理单元,一组K-Best处理单元和一组迫零处理单元。预处理单元将信道矩阵进行实数分解和QR分解,从而形成树形搜索过程。K-Best处理单元扩展上层保留父节点的所有子节点并计算欧式距离,最终保留K个欧式距离最小的节点传递到下一层。迫零处理单元扩展上层保留父节点中欧式距离增量最小的子节点。此外,还采用待选生成技术、候选值共用结构和移位加技术等。本发明降低了MIMO信号检测的计算复杂度,提高了MIMO信号检测的速度。
-
公开(公告)号:CN102769468A
公开(公告)日:2012-11-07
申请号:CN201210286030.4
申请日:2012-08-13
Applicant: 复旦大学
IPC: H03M1/12
Abstract: 本发明属于集成电路技术领域,具体为一种采用共享前端子模数转换器的时间交织流水线型模数转换器结构,其中流水线结构的通道模数转换器除去了前端采样保持放大电路。在省略采样保持放大电路的流水线结构模数转换器和时间交织结构的模数转换器中都各自存在不同类型采样时间误差。相比于已提出的方法和结构,本发明提出了在所有省略采样保持放大器的流水线型通道模数转换器的前端采用共享前端子模数转换器的结构。这种结构将两种类型的采样时间误差统一,很大程度地简化了采样时间误差校准算法和电路结构的复杂度,最终有效地减小芯片的功耗和面积。
-
公开(公告)号:CN102708092A
公开(公告)日:2012-10-03
申请号:CN201210157944.0
申请日:2012-05-21
Applicant: 复旦大学
IPC: G06F17/14
Abstract: 本发明属数字集成电路与系统技术领域,具体涉及实现混合基FFT末级重排序的映射迭代算法。FFT的末级重排序模块是保证采用DIF-FFT情况下实现队列顺序输出的必要环节。以往对于这一问题的处理普遍采用bit-reversal算法,但其受限于输入点数必须满足,不具备一般性。本发明针对这一情况提出了基于映射迭代的算法,实现了对于任意输入点数为非2的整数次幂时序列的自然顺序输出,对于任意输入点数满足是非零自然数的混合基的方式分解的FFT给出统一的重排序算法。
-
-
-
-
-
-
-
-
-