用于多处理器系统的指令通信技术

    公开(公告)号:CN101636715A

    公开(公告)日:2010-01-27

    申请号:CN200880009034.X

    申请日:2008-03-21

    发明人: 托马斯·福捷

    IPC分类号: G06F9/38 G06F9/30

    摘要: 本发明描述一种用于在多处理器系统中将指令传送到从属处理器的方法,所述多处理器系统具有主处理器及由所述主处理器控制的管线式从属处理器。所述方法使用传递命令,所述传递命令具有(i)使用所述从属处理器所理解的计算机语言编码的标头块及(ii)包括以指定从属处理器所理解的计算机语言编码的指令的有效负载块。所述传递命令被传输到最外从属处理器,且接着在不进行重新编码的情况下由中间下游从属处理器转发,直到所述命令到达所述指定从属处理器为止。在一个应用中,所述方法用于适于处理视频数据或渲染图形的系统中。

    多阶层加速器架构的处理器系统及其操作方法

    公开(公告)号:CN100451952C

    公开(公告)日:2009-01-14

    申请号:CN200610171715.9

    申请日:2006-12-19

    发明人: 伊沃·图西克

    IPC分类号: G06F9/38 G06F9/30

    摘要: 一种数字信号处理系统,以使处理器可对多个多阶层架构的加速器进行存取。该系统包括一主加速器耦接于一处理器与多个次加速器之间,该处理器可藉由传送一个仅包含主加速器识别码字段的指令对至少一个次加速器进行存取。主加速器根据储存在地址指针缓存器的地址选择至少一个次加速器中的一个。可存取的次加速器的数量依据地址指针缓存器的寻址能力决定,且不会影响处理器指令的编码空间。处理器也可利用指令中包含的立即值或偏移地址来更新或修改在地址指针缓存器的地址。

    具有大容量存储器的可拆卸式电脑

    公开(公告)号:CN1983227A

    公开(公告)日:2007-06-20

    申请号:CN200610138525.7

    申请日:2002-08-02

    IPC分类号: G06F13/38 G06F21/00 H04L9/00

    摘要: 本发明提供一种可分离的附加卡单元至一个主系统,此主系统在相同卡上结合大容量存储功能与处理器。此卡可自主机接收数据,处理此数据,并且将以经过处理的形式来存储此数据,以及检索所存储的数据、处理它并将它供应给主机的逆过程。非易失性大容量存储器可包含程序存储器以及卡系统数据和使用者数据。卡的最终使用者可将应用编写进程序存储器中。大容量存储器与处理器的结合同时增加卡上处理器的功能,以允许此卡存储并执行程序。本发明可提供一个可编程的附加卡单元给主系统。许多应用可存储在卡的大容量存储器中,并且当需要时由卡上微控制器载入。

    具有大容量存储器的可拆卸式附加卡

    公开(公告)号:CN1287271C

    公开(公告)日:2006-11-29

    申请号:CN02815148.8

    申请日:2002-08-02

    IPC分类号: G06F9/38 G06K19/07

    摘要: 本发明提供一种可分离的附加卡单元至一个主系统,此主系统在相同卡上结合大容量存储功能与处理器。此卡可自主机接收数据,处理此数据,并且将以经过处理的形式来存储此数据,以及检索所存储的数据、处理它并将它供应给主机的逆过程。非易失性大容量存储器可包含程序存储器以及卡系统数据和使用者数据。卡的最终使用者可将应用编写进程序存储器中。大容量存储器与处理器的结合同时增加卡上处理器的功能,以允许此卡存储并执行程序。本发明可提供一个可编程的附加卡单元给主系统。许多应用可存储在卡的大容量存储器中,并且当需要时由卡上微控制器载入。