-
公开(公告)号:CN104716191A
公开(公告)日:2015-06-17
申请号:CN201510131999.8
申请日:2015-03-24
Applicant: 中国科学院上海微系统与信息技术研究所
CPC classification number: H01L29/7831 , H01L29/66045
Abstract: 本发明提供一种双栅双极石墨烯场效应晶体管及其制作方法,包括:提供半导体衬底; 在半导体衬底的正面形成石墨烯沟道层;在石墨烯沟道层上形成源电极及漏电极;去除源电极及漏电极外围的石墨烯沟道层;对石墨烯沟道层进行表面功能化处理或等离子体物理吸附;形成高k栅介质层;在源电极及漏电极之间的高k栅介质层上形成第一栅电极;在半导体衬底的背面形成第二栅电极。直接将石墨烯附着于所需的衬底上,无需进行繁琐的转移,避免了对石墨烯结构造成破坏和杂质污染;该方法制备的双栅双极石墨烯场效应晶体管具备更加优异的开断性能,更高的载流子迁移率以及更小的栅漏电流;工艺流程简单,成本经济,适合基于石墨烯场效应晶体管的大规模生产。
-
公开(公告)号:CN104200836A
公开(公告)日:2014-12-10
申请号:CN201410417988.1
申请日:2014-08-22
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: G11C11/413 , G11C29/08
Abstract: 本发明提供一种表征随机存储器单元抗电流噪声容限的方法及测试结构,所述存储器单元的表征抗电流噪声容限的方法步骤为:扫描单元第一存储节点的电压,得到该扫描电压与供电电流关系曲线;反扫描第二存储节点的电压,得到该扫描电压与供电电流关系曲线;将两条曲线叠加得一相交于三点的曲线;计算两侧点分别与中间点的电流差值,取两者较小值,其值即为单元的最大抗电流噪声容限值;本发明还提供本表征单元抗电流噪声容限的测试结构。本发明的表征静态随机存储器单元抗电流噪声容限的方法及测试结构具有直观、测量精确,适用性强等优点。
-
公开(公告)号:CN102800589B
公开(公告)日:2014-10-08
申请号:CN201210304134.3
申请日:2012-08-24
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/331 , H01L21/266 , H01L29/737
CPC classification number: H01L29/7378 , H01L29/66242
Abstract: 本发明提供一种基于SOI的SiGe-HBT晶体管的制备方法,该方法通过在所述外基区注入杂质由硼改为氟化硼,并将注入能量和剂量限定在特定范围内,有效解决了薄膜SOI上(小于等于150nm)的SiGe-HBT器件的集电极电阻大幅增加和最高截止频率Ft参数明显降低的问题。同时,相对于增大集电区注入剂量和掺杂浓度的其它方法,该方法避免了集电区掺杂浓度增加导致的器件耐压降低。此外,该制备工艺简单,易于实现。
-
公开(公告)号:CN103094178A
公开(公告)日:2013-05-08
申请号:CN201310015290.2
申请日:2013-01-16
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/762 , H01L27/12
Abstract: 本发明提供一种提高部分耗尽型SOI器件射频性能的制备方法。根据本发明的方法,先在绝缘体上材料结构上形成至少一个器件的源区、栅区、及漏区;随后,对所述源区再进行掺杂使所述源区的部分区域为N型、部分区域为P型;最后再在进行了再掺杂的绝缘体上材料结构上再制备电极层以形成SOI器件。由于所制作的结构在源区存在重掺杂的P+区,源区N+区与P+区形成二级管结构,有效释放器件体区的空穴,使得体区电势与源区相等,因此器件的阈值电压不再漂移,从而提高器件的射频性能;此外,相对于业界普遍采用的TB结构,本发明的器件也不需要额外增加器件面积。
-
公开(公告)号:CN102800590A
公开(公告)日:2012-11-28
申请号:CN201210304149.X
申请日:2012-08-24
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/331 , H01L21/266 , H01L29/737
CPC classification number: H01L29/7378 , H01L29/66242
Abstract: 本发明提出了一种基于SOI的SiGe-HBT晶体管的制备方法,该制备方法通过在基于SOI的SiGe-HBT工艺流程中增加使用一个特定的光刻版,将外基区注入限定在指定的区域,有效解决了薄膜SOI上(小于等于150nm)的SiGeBJT器件的集电极电阻大幅增加和最高截止频率Ft参数明显降低的问题。同时,相对于增大集电区注入剂量和掺杂浓度的其它方法,该方法避免了集电区掺杂浓度增加导致的器件耐压降低。此外,该制备工艺简单,易于实现。
-
公开(公告)号:CN102800589A
公开(公告)日:2012-11-28
申请号:CN201210304134.3
申请日:2012-08-24
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L21/331 , H01L21/266 , H01L29/737
CPC classification number: H01L29/7378 , H01L29/66242
Abstract: 本发明提供一种基于SOI的SiGe-HBT晶体管的制备方法,该方法通过在所述外基区注入杂质由硼改为氟化硼,并将注入能量和剂量限定在特定范围内,有效解决了薄膜SOI上(小于等于150nm)的SiGe-HBT器件的集电极电阻大幅增加和最高截止频率Ft参数明显降低的问题。同时,相对于增大集电区注入剂量和掺杂浓度的其它方法,该方法避免了集电区掺杂浓度增加导致的器件耐压降低。此外,该制备工艺简单,易于实现。
-
公开(公告)号:CN102779892A
公开(公告)日:2012-11-14
申请号:CN201110120147.0
申请日:2011-05-10
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L31/105 , H01L31/0232 , H01L31/0216 , G02B6/34
Abstract: 本发明公开了一种基于异质集成和垂直光耦合的硅基InGaAsPIN光电探测器,包括:SOI衬底;制作于SOI衬底顶层硅中的垂直耦合光栅;覆盖于垂直耦合光栅上的BCB键合层;位于BCB键合层之上的抗反射层;位于抗反射层之上的第一导电型磷化铟层;位于第一导电型磷化铟层之上的本征铟镓砷层;以及位于本征铟镓砷层之上的第二导电型磷化铟层;其中,垂直耦合光栅通过刻蚀SOI衬底的顶层硅制成,刻蚀深度为70-110nm;光栅周期为600-680nm;抗反射层的折射率介于BCB键合层与第一导电型磷化铟层之间。本发明的硅基InGaAsPIN光电探测器采用粘合性键合工艺将InP/InGaAs/InP叠堆材料层粘合于刻蚀在SOI衬底上的光栅上,使光与InP/InGaAs/InP层实现垂直耦合,为硅基InGaAs光电探测器的具体应用提供合适的设计及优化方案。
-
公开(公告)号:CN102779837A
公开(公告)日:2012-11-14
申请号:CN201210289657.5
申请日:2012-08-15
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L29/08 , H01L27/11 , H01L21/8244 , G11C11/413
CPC classification number: H01L27/1104 , G11C11/412 , H01L29/66659 , H01L29/7835
Abstract: 本发明提供一种六晶体管静态随机存储器单元及其制作方法,属于存储器设计及制造技术领域,所述存储器单元包括两个反相器及传输门,所述反相器由一结构对称的NMOS晶体管及结构对称的PMOS晶体管互连组成,所述传输门由两个源漏结构非对称的NMOS晶体管组成,所述源漏结构非对称NMOS晶体管的源极结构具有袋区及浅掺杂延伸区,而漏极结构不具有袋区及浅掺杂延伸区。本发明采用了具有非对称结构的传输门N型晶体管,通过去掉漏极的浅掺杂延伸区(LDD)和袋区(Pocket)引入的非对称,不改变器件加工工艺,不额外增加版图,不破坏器件使用寿命,且由此引起的电学非对称性明显优于现有的结构。本发明工艺简单,有利于降低成本,适用于工业生产。
-
公开(公告)号:CN101997000B
公开(公告)日:2012-07-04
申请号:CN201010264004.2
申请日:2010-08-24
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L27/108 , H01L21/8242
Abstract: 本发明公开了一种具有扩展型沟槽的DRAM结构及其制作方法,该结构包括NMOS晶体管和与其源极相连的沟槽电容器,该沟槽电容器包括半导体衬底、交替排列的N型SiGe层和N型Si层、沟槽、电介质层和多晶硅层,沟槽位于交替排列的N型SiGe层和N型Si层内,深入至半导体衬底,其侧壁剖面为梳齿形,交替排列的N型SiGe层和N型Si层作为沟槽电容器的下极板,电介质层位于沟槽内壁表面,多晶硅层填充于沟槽内作为沟槽电容器的上极板;在交替排列的N型SiGe层和N型Si层之上还制备有P型Si层,所述NMOS晶体管制作于该P型Si层上。本发明方法用掺杂和外延技术交替生长N型SiGe层和N型Si层并用选择性刻蚀制作出梳齿形的侧壁,改进了DRAM中深槽式电容器的结构,简化了制作工艺。
-
公开(公告)号:CN101710585B
公开(公告)日:2011-04-27
申请号:CN200910199725.7
申请日:2009-12-01
Applicant: 中国科学院上海微系统与信息技术研究所
IPC: H01L27/092 , H01L29/78 , H01L29/04 , H01L29/10
CPC classification number: H01L29/78696 , H01L21/823807 , H01L21/84 , H01L27/0688 , H01L27/1203 , H01L29/42392
Abstract: 本发明公开了一种混合晶向积累型全包围栅CMOS场效应晶体管,其包括:具有第一沟道的PMOS区域、具有第二沟道的NMOS区域及栅区域,其特征在于:所述的第一沟道及第二沟道的横截面均为腰形(跑道形),且所述第一沟道采用p型(110)Si材料,所述第二沟道采用n型(100)Si材料;栅区域将所述第一沟道及第二沟道的表面完全包围;在PMOS与NMOS区域之间、PMOS区域或NMOS区域与Si衬底之间均有埋层氧化层将它们隔离。本器件结构简单、紧凑,集成度高,在积累工作模式下,电流流过整个跑道形的沟道,具备高载流子迁移率,低频器件噪声,并可避免多晶硅栅耗尽及短沟道效应,增大了器件的阈值电压。
-
-
-
-
-
-
-
-
-