减小相位偏移而不增加工作电压的锁相环电路

    公开(公告)号:CN1179483C

    公开(公告)日:2004-12-08

    申请号:CN00130143.8

    申请日:2000-10-17

    发明人: 谷本晋

    IPC分类号: H03L7/08

    摘要: 一锁相环(PLL)电路包括:比较器(10)、相位控制器(21)、电流控制振荡器(14)和反馈分频器(16)。比较器(10)比较输入信号(fREF)的相位与反馈信号(fFB)的相位产生比较结果。积分器(20)产生第一电流,根据比较结果控制输出信号(fOUT)的谐振频率。相位控制器(21)根据比较结果控制输出信号的相位,使得处于锁定状态的输入信号(fREF)的相位与输出信号(fOUT)的相位之差被减小,产生第二电流。电流控制振荡器(14)产生输出信号(fOUT)。反馈分频器(16)对输出信号(fOUT)执行分频,产生反馈信号(fFB)。

    具有三模式环路滤波器充电的频率合成器

    公开(公告)号:CN1545763A

    公开(公告)日:2004-11-10

    申请号:CN02816251.X

    申请日:2002-08-12

    发明人: 范一平

    IPC分类号: H03L7/10 H03L7/187 H03L7/197

    摘要: 一种锁相环分数N频率合成器,特别是求和增量型的,它具有压控振荡器、分数N分频器、相位比较器、电荷泵和环路滤波器。环路滤波器具有用于从电荷泵接收电荷泵电流的电容性元件。被滤波的电荷泵电流控制该压控振荡器。电荷泵可工作在三个电流模式,预充电/预放电模式、加速模式和正常锁定模式。在预充电/预放电模式下,电荷泵与相位比较器去耦,以使得锁相环打开,以及在加速和正常模式下,电荷泵被耦合到相位比较器,以使得锁相环闭合。

    可变带宽的锁相环
    76.
    发明公开

    公开(公告)号:CN1053334A

    公开(公告)日:1991-07-24

    申请号:CN90109272.X

    申请日:1990-11-13

    IPC分类号: H03L7/08

    摘要: 具有可变带宽的锁相环包含:受控振荡器,相位比较器,两个电流发生器(21-22,25-26)和环滤波器(23-24)。各个电流发生器用于响应来自相位比较器的信号而产生正的或负的脉冲电流。电流发生器的各个输出各自与环滤波器相应点相连接。通过在增加带宽时增加来自各电流发生器(21-22,25-26)的电流幅度以及减小带宽时减小来自各电流发生器的电流幅度来连续改变环带宽而维持要求的阻尼因子。

    双相锁相回路的充电泵校正

    公开(公告)号:CN105940610B

    公开(公告)日:2018-06-01

    申请号:CN201480074560.X

    申请日:2014-01-30

    IPC分类号: H03L7/00

    摘要: 本发明的实施内容一般涉及双相锁相回路的充电泵校正。本发明公开一种装置,包括:相位频率检测器;整合路径,包括第一充电泵;正比路径,包括第二充电泵;以及第一充电泵和第二充电泵的校正机制,包含:相位检测器,用于检测基准时钟信号或反馈时钟信号为相位超前或是落后,并且用于生成指示哪个时钟信号为超前或落后的信号;第一储存单元和第二储存单元,用于储存来自相位检测器的信号;第一控制逻辑单元,用于基于第一储存单元储存的值调整第一充电泵的电流;第二控制逻辑单元,用于基于第二储存单元储存的值调整第二充电泵的电流。

    PLL电路
    79.
    发明公开

    公开(公告)号:CN107659306A

    公开(公告)日:2018-02-02

    申请号:CN201711024397.8

    申请日:2012-12-14

    发明人: 胜岛明男

    摘要: 本发明公开了一种PLL电路,包括:用于检测在基准信号和反馈信号之间的相位差的相位比较器;用于输出与相位比较器的检测结果相应的电流Ipr的第一电荷泵;用于输出与相位比较器的检测结果相应的电流Iint的第二电荷泵;用于输出从中去除了Ipr的高频分量的电流Iprop的滤波器;用于对Iint积分的积分器;用于输出与积分器的积分结果相应的电流Ivi的电压-电流转换电路;以及用于生成频率与作为Iprop和Ivi之和的电流Iro相应的振荡信号并将其反馈给相位比较器的振荡器。

    具有噪声抵消的环路滤波器

    公开(公告)号:CN104124936A

    公开(公告)日:2014-10-29

    申请号:CN201410245319.0

    申请日:2007-06-15

    发明人: 张刚

    摘要: 一种具有噪声抵消的环路滤波器包括第一和第二信号路径(720,730)、运算放大器(op-amp)(736)、和噪声抵消路径(740)。第一信号路径(720)对第一信号提供第一传递函数(例如,低通响应)。第二信号路径(730)对第二信号提供第二传递函数(例如,积分响应)。第二信号是第一信号的经定标版本,并且比第一信号小α倍,其中α大于1。第二信号路径中的电容器(734)可定标小α倍。运算放大器耦合至第一和第二信号路径并助益来自第一和第二信号路径的信号的求和以生成具有运算放大器噪声的控制信号(VCTRL)。噪声抵消路径(740)直接或间接地耦合至运算放大器并提供用于抵消控制信号中的运算放大器噪声的噪声抵消信号(VCTRL)。可将控制信号(VCTRL)和噪声抵消信号(VN)施加到包括在压控振荡器(VCO)中的可变电容器(750)的相应节点,以便于改善VCO的相位噪声。