-
公开(公告)号:CN104956591B
公开(公告)日:2018-08-07
申请号:CN201480006503.8
申请日:2014-01-30
申请人: 德克萨斯仪器股份有限公司
CPC分类号: H03L7/0893 , H03L1/00 , H03L7/0898 , H03L7/0995 , H03L2207/06
摘要: 本发明般涉及锁相回路(PLL),并且更具体地涉及超低带宽锁相回路。本发明可以例如在实现锁相回路的集成电路或用于操作锁相回路的方法中实施。本发明提供具有仅使用两个存储单元、计数器和数模(DAC)转换器的控制级的PLL。与使用存储单元的现有技术PLL相比,本发明的控制级的配置减少了用于缩小的PLL所需的芯片面积。本发明进步提出用于PLL并且实现PLL的PVT补偿机制,该PLL在其频率响应中具有更低的峰值,这导致更好的停息响应。
-
-
公开(公告)号:CN103609023B
公开(公告)日:2016-12-14
申请号:CN201280030180.7
申请日:2012-05-01
申请人: 天工方案公司
CPC分类号: H04L7/0331 , H03B5/1212 , H03L7/08 , H03L7/0898 , H03L7/093 , H03L7/099 , H03L7/1072 , H03L2207/04
摘要: 公开一种用于调整诸如电压控制的振荡器VCO)的电子振荡器的增益的装置和方法。在一个方面中,用于补偿VCO增益变化的装置包括电荷泵控制器。所述电荷泵控制器可以被配置为基于VCO增益指示符与存储在存储器中的阈值的比较来选择VCO增益模型,从存储器获得与所选择的VCO增益模型对应的VCO增益模型参数,以及使用所述VCO增益模型参数计算电荷泵电流控制值。所述电荷泵电流控制值可以用于补偿VCO增益变化。(56)对比文件Jan Craninckx."A fully integratedCMOS DCS-1800 frequency synthesizer".《IEEE journal of solid-state circuit》.1998,第33卷(第12期),Takashi Morie.“A -90dBc @10kHz Phasenosie fractional-N frequency synthesizerwith accurate loop bandwidth controlcircuit”《.2005 symposium on VLSI circuitsdigest of technical papers》.2005,
-
公开(公告)号:CN106130542A
公开(公告)日:2016-11-16
申请号:CN201610512052.6
申请日:2016-07-01
申请人: 上海兆芯集成电路有限公司
发明人: 李永胜
IPC分类号: H03L7/08
CPC分类号: H03L7/0898 , H03L7/0896 , H03L7/1072 , H03L7/08
摘要: 一种电荷泵,包括:一切换电路、一固定电流源、一固定电流沉、一适应电流源以及一适应电流沉。切换电路根据一上控制信号和一下控制信号,于一输出节点处产生一输出电位。固定电流源供应一第一电流至切换电路。固定电流沉由切换电路处汲取一第二电流。适应电流源供应一第三电流至切换电路。适应电流沉由切换电路处汲取一第四电流。前述第三电流和第四电流可根据上控制信号和下控制信号而进行调整。本发明不仅可大幅改良电荷泵及其对应锁相回路的锁定时间、信号抖动以及相位误差,还可降低对于制程、电压以及温度的变化的敏感度。
-
公开(公告)号:CN102835064B
公开(公告)日:2016-05-18
申请号:CN201180013746.0
申请日:2011-02-04
申请人: 阿尔特拉公司
CPC分类号: H03L7/08 , H03L7/0807 , H03L7/0814 , H03L7/087 , H03L7/0898 , H03L7/099 , H03L7/183 , H04L7/0337
摘要: 一种集成电路(“IC”)可以包括用于从输入串行数据信号恢复数据信息的时钟和数据恢复(“CDR”)电路。该CDR电路可以包括参考时钟回路和数据回路。由CDR电路输出的重定时(恢复)数据信号由IC上的其它控制电路监测,以发现在该信号中包含的通信改变请求。响应于这样的请求,控制电路可以改变CDR电路的操作参数(例如在上述回路任一个中使用的分频因子)。这可以对运用自动速度协商的IC支持通信协议有帮助。
-
公开(公告)号:CN1879304B
公开(公告)日:2013-06-05
申请号:CN200480033372.9
申请日:2004-10-01
申请人: 联发科技股份有限公司
CPC分类号: H03L7/1976 , H03C3/0925 , H03C3/0933 , H03C3/0941 , H03C3/095 , H03J3/00 , H03L7/0805 , H03L7/0893 , H03L7/0898 , H03L7/093 , H04L2027/0081
摘要: 一种锁相环频率合成器包含电荷泵、锁相环滤波器、压控振荡器和带宽校准电路。该带宽校准电路测量压控振荡器的增益,并利用所测得的压控振荡器增益来调整电荷泵电平。调整该电荷泵电平,使得压控振荡器增益和所检测的电荷泵电平的乘积能达到恒定的锁相环带宽。
-
公开(公告)号:CN101546956B
公开(公告)日:2012-12-05
申请号:CN200910128318.7
申请日:2009-03-26
申请人: 英飞凌科技股份有限公司
发明人: D·德拉克塞尔梅尔
CPC分类号: H02M3/07 , H03L7/0896 , H03L7/0898
摘要: 本发明名称为“具有环路滤波器的自调节电荷泵”。本文陈述了与电荷泵装置相关的实现,提供一种电荷泵装置,包括:至少一个输入节点;两个输出节点;以及调节器,调节所述两个输出节点的至少一个,所述调节器从所述两个输出节点之一去耦。
-
公开(公告)号:CN1938951B
公开(公告)日:2012-09-12
申请号:CN200580010195.7
申请日:2005-03-16
申请人: NXP股份有限公司
发明人: 米哈伊·A.·T.·森杜莱亚努 , 埃德华·F.·斯蒂科沃尔特
CPC分类号: H03L7/087 , H03L7/0896 , H03L7/0898
摘要: 本发明涉及用于恢复随机数据的定时信息的恢复电路的检测器设备和电荷泵电路。所述检测器设备包括:第一锁存器装置,用于根据所述输入信号采样所述基准信号的正交分量,以生成第一二进制信号;第二锁存器装置,用于根据所述输入信号采样所述基准信号的同相分量,以生成第二二进制信号;以及第三锁存器装置,用于根据所述第二二进制信号采样所述第一二进制信号,以生成频率误差信号。因此,可以基于数字化实施来实现简单并且快速的检测电路。此外,电荷泵电路包括差分输入电路和控制装置,该控制装置用于响应于频率检测器设备的锁频状态而控制所述差分输入电路的尾电流。这有以下优点,即电荷泵电路的行为能够减轻由检测器设备生成的额外纹波。
-
公开(公告)号:CN102377427A
公开(公告)日:2012-03-14
申请号:CN201110226571.3
申请日:2011-08-04
申请人: 索尼公司
CPC分类号: H03L7/1976 , H03L7/0898
摘要: 本公开涉及PLL频率合成器、无线通信装置和PLL频率合成器控制方法。该PLL频率合成器包括:相位比较单元;电流脉冲信号生成单元;转换单元,其将来自电流脉冲信号生成单元的电流脉冲信号转换为电压信号;输出单元,其输出具有与来自转换单元的电压信号匹配的振荡频率的信号;分频器,其按照与分频比控制信号匹配的分频比对来自输出单元的输出进行分频以输出为分频信号;分频比控制信号生成单元,其基于用于N分数分频的分频比数据生成分频比控制信号;以及相位误差补偿信号生成单元,其根据分频比数据生成至少两个相位误差补偿数据,并且以不同的定时利用至少两个所生成的相位误差补偿数据来生成相位误差补偿信号。
-
公开(公告)号:CN102281059A
公开(公告)日:2011-12-14
申请号:CN201110076542.3
申请日:2011-03-25
申请人: 硅谷实验室公司
发明人: 俞启承
IPC分类号: H03L7/08
CPC分类号: H03L7/0891 , H03L7/0898 , H03L7/1976
摘要: 本申请公开了一种用于在分数-N型锁相环中量化降噪的方法和设备,其中第一电流源响应于来自相位频率检测器的第一脉冲信号供应第一电荷量,以及第二电流源根据固定值和可变值供应第二电荷量。可变值对应于第一反馈时钟信号和假定的具有量化降噪的反馈时钟信号之间的相位差。第一和第二电荷量极性相反。第一和第二电流源的单组执行电荷泵和降噪DAC的功能。
-
-
-
-
-
-
-
-
-