-
公开(公告)号:CN111880971B
公开(公告)日:2024-02-02
申请号:CN202010756190.5
申请日:2020-07-30
Applicant: 上海航天计算机技术研究所
IPC: G06F11/16
Abstract: 本发明提供了一种三机异构冗余系统和控制方法,该系统包括:处理器A模块、处理器B模块、处理器C模块、功能模块A、功能模块B、电源模块A、电源模块B、电源模块C,所述电源模块A向所述处理器A模块、功能模块A提供电能,并向所述处理器A模块输出控制权状态A;所述电源模块B向所述处理器B模块、功能模块B提供电能,并向所述处理器B模块输出控制权状态B;所述电源模块C向所述处理器C模块、功能模块B提供电能,并向所述处理器C模块输出控制权状态C。从而实现了不同处理器对功能模块的访问和互相间的信息替换,满足多种冗余模式重构方法,有效地提(56)对比文件Jian-xiao Zou等.Design andreliability analysis of emergency tripsystem with triple modular redundancy.《2009 International Conference onCommunications, Circuits and Systems》.2009,1006-1009.
-
公开(公告)号:CN111880971A
公开(公告)日:2020-11-03
申请号:CN202010756190.5
申请日:2020-07-30
Applicant: 上海航天计算机技术研究所
IPC: G06F11/16
Abstract: 本发明提供了一种三机异构冗余系统和控制方法,该系统包括:处理器A模块、处理器B模块、处理器C模块、功能模块A、功能模块B、电源模块A、电源模块B、电源模块C,所述电源模块A向所述处理器A模块、功能模块A提供电能,并向所述处理器A模块输出控制权状态A;所述电源模块B向所述处理器B模块、功能模块B提供电能,并向所述处理器B模块输出控制权状态B;所述电源模块C向所述处理器C模块、功能模块B提供电能,并向所述处理器C模块输出控制权状态C。从而实现了不同处理器对功能模块的访问和互相间的信息替换,满足多种冗余模式重构方法,有效地提高了系统的可靠性。
-
公开(公告)号:CN108803418A
公开(公告)日:2018-11-13
申请号:CN201810601167.1
申请日:2018-06-12
Applicant: 上海航天计算机技术研究所
IPC: G05B19/042
CPC classification number: G05B19/042 , G05B2219/24215
Abstract: 本发明公开了一种FPGA实现的AD自动采集系统,包括CPU、FPGA、SRAM和若干A/D转换电路;若干A/D转换电路、CPU和SRAM分别与FPGA连接;SRAM用于存储采集配置表和采集数据存储表,CPU将采样配置信息存储在SRAM中,FPGA读取配置信息控制采集过程,并将若干A/D转换电路采集的结果写入SRAM中,CPU再从SRAM中读取采集的结果。本发明采用了软件动态配置实现和AD自动化采集,实现了高效的、灵活的AD采集系统。
-
公开(公告)号:CN108762970A
公开(公告)日:2018-11-06
申请号:CN201810602293.9
申请日:2018-06-12
Applicant: 上海航天计算机技术研究所
CPC classification number: G06F11/0757 , G06F11/1666 , G06F15/17
Abstract: 本发明公开了一种高可靠星载计算机程序存储设备,包括CPU、FPGA、PROM、EEPROM、SRAM和看门狗电路;FPGA衔接CPU和各个存储器,用于匹配各个存储器的控制时序;PROM用于存储监控程序和安全程序;EEPROM用于存储系统应用程序;计算机运行时,程序从EEPROM搬场到SRAM中,并驻留在SRAM中运行;EEPROM存储采用三模冗余的方式,对每一份数据存储在独立的三个EEPROM中;看门狗电路用于对EEPROM的复位控制。本发明采用PROM、EEPROM、SRAM三种存储器,充分发挥三种存储器的自身特点,采用FPGA技术进行有效管理,实现星载计算机高可靠的程序存储。
-
-
-