-
公开(公告)号:CN116318084A
公开(公告)日:2023-06-23
申请号:CN202310315760.0
申请日:2023-03-28
申请人: 中国科学院微电子研究所
摘要: 本公开提供了一种差分迟滞比较电路及方法,该差分迟滞比较电路包括:差分输入电路,用于输入第一差分信号和第二差分信号;正反馈迟滞电路,与差分输入电路连接,用于比较第一差分信号和第二差分信号,得到差分比较结果,当差分比较结果大于第一阈值电压时,输出第一比较结果信号,当差分比较结果小于第二阈值电压时,输出第二比较信号,第一阈值电压大于第二阈值电压;输出级电路,与正反馈迟滞电路连接,用于将第一比较结果信号或第二比较结果信号转换为单端信号输出。
-
公开(公告)号:CN116232290A
公开(公告)日:2023-06-06
申请号:CN202211560653.6
申请日:2022-12-06
申请人: 中国科学院微电子研究所
IPC分类号: H03K5/24
摘要: 本公开提供了一种多路比较器,应用于集成电路技术领域,包括:翻转阈值提取电路,用于提取采样翻转电压阈值,阈值反馈调节电路,与该翻转阈值提取电路相连,用于将该采样翻转电压阈值调节为预设翻转电压阈值,多路比较输出电路,与该阈值反馈调节电路相连,用于通过镜像该采样翻转电压阈值,使多路比较器的电压阈值为预设翻转电压阈值,以及,将输入该多路比较输出电路的输入电压与该电压阈值进行比较。本公开还提供了一种多路比较方法。
-
-
公开(公告)号:CN104467755B
公开(公告)日:2017-05-24
申请号:CN201410612264.2
申请日:2014-11-04
申请人: 中国科学院微电子研究所
IPC分类号: H03K5/135
摘要: 本发明公开了一种利用射频接收通路对集成可调时钟进行校准的方法,该方法包含:对接收到的单频信号进行低噪声放大;将集成时钟产生的信号经过频率合成器,得到的信号与进行低噪声放大后的单频信号进行混频,得到中低频的误差信号;对混频产生的误差信号进行低通滤波;将低通滤波产生的中低频信号转换为数字信号,对数字信号进行分频并进行频率误差估计;利用频率误差估计的结果对集成可调时钟的频率进行调整直至频率误差达到指定的范围内。利用本发明,可以提高系统的时钟频率精度,克服集成时钟信号生成器频率误差较大的缺点。
-
公开(公告)号:CN104320136A
公开(公告)日:2015-01-28
申请号:CN201410612075.5
申请日:2014-11-04
申请人: 中国科学院微电子研究所
摘要: 本发明公开了一种利用全数字标准单元实现的时钟信号生成器,该时钟信号生成器包括依次连接的延时比估计器、控制码映射器和数字控制振荡器,其中:延时比估计器,用来估计两个环形振荡器的振荡周期比;控制码映射器,利用输入的目标频率与估计的延时比,生成数字控制振荡器需要的控制码;数字控制振荡器,根据产生的控制码生成相应频率的时钟信号。利用本发明,可以将时钟信号生成器集成在芯片内部,无需任何外界参考便可在一定的频率范围内生成时钟信号,从而减小系统的体积和功耗。
-
公开(公告)号:CN101557366B
公开(公告)日:2012-05-23
申请号:CN200810240272.3
申请日:2008-12-18
申请人: 中国科学院微电子研究所
摘要: 本发明涉及一种基于正交频分复用系统的信道估计方法,包括:根据接收到的频率域离散导频信号,在一个时隙的时间内动态地估计出多普勒最大频率值R;根据所述多普勒最大频率值R,动态地得出系统所处信道类型;根据所述信道类型,动态地选取信道估计中导频时间轴内插的系数。本发明提供的方法可以实时判断信道变化,选取合理的插值系数,从而有效降低了由于多普勒扩展带来的系统性能损失。
-
公开(公告)号:CN118232903A
公开(公告)日:2024-06-21
申请号:CN202410230334.1
申请日:2024-02-29
申请人: 中国科学院微电子研究所
摘要: 本公开提供了一种结构复用的双电源轨保持单元电路及方法,可以应用于集成电路技术领域。该结构复用的双电源轨保持单元电路包括:主寄存器和影子寄存器;影子寄存器,与主寄存器电连接,用于在使能信号为低电平的情况下,关断第一传输门,打开影子寄存器的反馈环路,对第一节点中的初始数据信号进行保持并向主寄存器输出第一数据信号;主寄存器,用于在第一电源恢复供电、时钟信号为低电平和复位信号为高电平的情况下,关断第二传输门且第一反相器打开,根据从影子寄存器中接收到的第一数据信号,将第一数据信号通过第一反向器进行反向,得到并输出目标数据信号。
-
公开(公告)号:CN118137824A
公开(公告)日:2024-06-04
申请号:CN202410206717.5
申请日:2024-02-26
申请人: 中国科学院微电子研究所
摘要: 本公开提供了一种电源控制系统及方法,可以应用于集成电路设计技术领域。该系统包括:电量感知模块、性能感知模块、最小能量点追踪模块、模式控制模块,电量感知模块被配置为采集当前时刻下电源的供电电压数据;性能感知模块被配置为响应于中断任务被触发,基于中断任务的优先级,确定第一工作电压,并向模式控制模块发送第一工作电压;最小能量点跟踪模块被配置为在中断任务未被触发或中断任务已完成的情况下,基于供电电压数据确定第二工作电压,并向模式控制模块发送第二工作电压;模式控制模块被配置为基于供电电压数据、第一工作电压或第二工作电压,生成电压控制信号,利用电压控制信号控制电源的输出电压。
-
公开(公告)号:CN118034445A
公开(公告)日:2024-05-14
申请号:CN202410302625.7
申请日:2024-03-15
申请人: 中国科学院微电子研究所
IPC分类号: G05F1/567
摘要: 本公开提供了一种基准电压源电路,可以应用于集成电路技术领域。该电路包括:振荡器的输入端与电源端电连接,振荡器的输出端与控制信号产生电路和电荷泵电路电连接,用于向控制信号产生电路和电荷泵电路提供时钟信号;控制信号产生电路的输入端与振荡器电连接,控制信号产生电路的输出端与基准核心电路电连接,用于根据时钟信号产生第一控制信号、第二控制信号和采样开关信号;基准核心电路的输入端与电荷泵电路电连接,基准核心电路的输出端与采样保持电路电连接,用于根据第一控制信号和第二控制信号产生基准电压;采样保持电路的输入端与电荷泵电路电连接,用于根据采样开关信号和基准电压产生目标基准电压。
-
公开(公告)号:CN116232312A
公开(公告)日:2023-06-06
申请号:CN202310171974.5
申请日:2023-02-16
申请人: 中国科学院微电子研究所
IPC分类号: H03K21/40 , G06F30/3312
摘要: 本公开提供了一种时序检测及时序纠错系统,包括:跳变检测单元,用于在检测到的时钟高电平期的时序变化存在异常的情况下,产生错误脉冲信号;正锁存器,用于响应于错误脉冲信号,根据高电平期间的穿通性输出正确数据,实现时序纠错;时钟门控单元,用于响应于错误脉冲信号,对时钟进行门控,实现时钟周期频率的单周期降频;电压调控单元,用于响应于错误脉冲信号,根据时序错误出现的频率进行电压调节。本公开基于跳变检测单元,可以实时检测时序变化,并且利用正锁存器高电平期间的穿通性,对电源电压和时钟频率进行动态调整,实现时序纠错,减少电路面积的开销,同时,本公开实施例结构简单,适用于所有数字电路芯片。
-
-
-
-
-
-
-
-
-