-
公开(公告)号:CN115441868B
公开(公告)日:2024-10-22
申请号:CN202210936445.5
申请日:2022-08-05
申请人: 北京兆讯恒达技术有限公司
摘要: 本发明公开了一种模数转换器、检测装置、模数转换方法和调节方法。该模数转换器包括采样保持单元、比较单元和转换单元,其中,比较单元包括第一电源和第二电源;在采样和保持阶段,根据第一电源,通过采样保持单元对待转换信号进行采样并获取采样信号,将采样信号保持在采样保持单元;在比较和转换阶段,根据转换位的数量,通过比较单元按各转换位逐次比较第二电源和采样信号并逐次输出比较结果,根据比较结果通过转换单元逐次输出各转换位的转换值并形成待转换信号的数字转换值。本发明通过调整可变的第二电源对模数转换器的失调电压进行补偿,从而消除失调电压对模数转换器的比较量化结果的影响,能够提高模数转换器的量化精度。
-
公开(公告)号:CN118366229A
公开(公告)日:2024-07-19
申请号:CN202410369690.1
申请日:2024-03-28
申请人: 北京兆讯恒达技术有限公司
摘要: 本发明公开了一种基于双目时空数据协同约束的人脸防伪检测方法及系统。该方法包括如下步骤:获取左右相机的原始视频流数据;对左右相机进行立体标定得到内参数矩阵和外参数矩阵;对原始视频流进行矫正得到无畸变正视的图像视频流;利用RetinaFace网络模型对图像视频流进行人脸检测得到特征点集合;利用双目三角化方法重建得到人脸特征点云集合,并构建空间关联约束的评价函数;基于时间序列下的所述单目投影误差关联函数和所述双目投影关联函数,构建时间维度下的约束评价函数;构建双目时空数据协同约束的人脸防伪检测模型,实现对人脸检测的实时判断与识别。
-
公开(公告)号:CN116866038B
公开(公告)日:2024-06-11
申请号:CN202310853966.9
申请日:2023-07-12
申请人: 北京兆讯恒达技术有限公司
摘要: 本发明公开了一种动态掩码加密方法及动态掩码加密装置。该加密方法包括:步骤1:输入明文数据P,与初始掩码进行异或计算,得到第一轮数据;步骤2:对第一轮数据添加第一轮加掩掩码,得到第一轮输入数据;步骤3:对第一轮输入数据去除初始掩码,得到第一轮结果数据;步骤4:基于第一轮结果数据进行线性运算;步骤5:添加第二轮加掩掩码,得到第二轮输入数据;步骤6:异或第一轮脱掩掩码以去除第一轮加掩掩码;步骤7:多次重复步骤4~步骤6,得到最后一轮结果数据;步骤8:对最后一轮结果数据添加预设的掩码MASK_F;步骤9:通过异或最后一轮脱掩掩码,得到密文C与变换后的掩码MASK_F的异或结果,或者密文与掩码MASK_F的异或结果。
-
公开(公告)号:CN115996024B
公开(公告)日:2024-04-12
申请号:CN202211358768.7
申请日:2022-11-01
申请人: 北京兆讯恒达技术有限公司
摘要: 本发明公开了一种具有宽频带频率温漂补偿的数控振荡器、芯片及通信终端。该数控振荡器包括振荡器电路、调谐电容阵列和补偿电容阵列。其中,调谐电容阵列和补偿电容阵列分别与振荡器电路的两个差分输出端并联连接。本发明通过采用OTW控制码检测电路和参考电压控制阵列,以及PTAT模块和温补电压控制阵列两个部分,共同控制补偿电容陈列的端电压值从而得到补偿电容值的技术方案,实现了在宽频带范围内,高精度补偿数控振荡器输出频率随温度变化引起的频率漂移,在宽频带范围内提高了数控振荡器输出频率的稳定性。
-
公开(公告)号:CN117767895A
公开(公告)日:2024-03-26
申请号:CN202311722491.6
申请日:2023-12-14
申请人: 北京兆讯恒达技术有限公司
摘要: 本发明公开了一种具有高增益的功率放大器电路及芯片。该功率放大器电路包括放大单元和偏置单元;其中,偏置单元的第一输出端和第二输出端分别与放大单元的第一偏置端和第二偏置端对应连接;放大单元采用放大管与共源共栅结构级联的电路结构,用于对输入射频信号进行功率放大;偏置单元采用运算器放大器和PMOS管构成负反馈的二级放大结构,结合由PMOS管构成的分压结构以及电阻电容滤波结构,用于为放大单元的共源共栅结构提供二路稳定的偏置电压。偏置单元与放大单元的技术方案相结合,提高功率放大器电路的输出阻抗,在实现提高功率放大器增益的同时,有效抑制了电路产生的二次谐波。
-
公开(公告)号:CN117008675A
公开(公告)日:2023-11-07
申请号:CN202310357496.7
申请日:2023-04-06
申请人: 北京兆讯恒达技术有限公司
IPC分类号: G05F1/56
摘要: 本发明公开了一种芯片内核电压的动态调整电路及电子设备。该动态调整电路包括DC‑DC变换器、低压差线性稳压器、电压切换单元和处理器单元。其中,DC‑DC变换器的输入端与系统供电电源端连接,其第一输出端与电压切换单元的第一输入端连接,其第二输出端与低压差线性稳压器的输入端连接;低压差线性稳压器的输出端与电压切换单元的第二输入端连接;电压切换单元的输出端与处理器单元的核电压输入端连接;处理器单元的第一控制信号输出端与电压切换单元的控制信号端连接。该动态调整电路能够根据CPU实际工作状态,动态的调整其核电压的供电电压值,从而实现了芯片功耗的降低。
-
公开(公告)号:CN116860532A
公开(公告)日:2023-10-10
申请号:CN202310746286.7
申请日:2023-06-24
申请人: 北京兆讯恒达技术有限公司
摘要: 本发明公开了一种基于UVM方法学的静态存储器区域扫描测试方法及设备。该方法通过搭建基于UVM方法学的验证环境,提出并实现了静态存储器区域扫描测试的全功能覆盖,进而实现了不同操作类型的混合访问。另一方面,本发明所实现的静态存储器区域扫描测试流程覆盖字、半字和字节,可以保证不同操作类型对地址映射关系没有影响。
-
公开(公告)号:CN116385742A
公开(公告)日:2023-07-04
申请号:CN202310272469.X
申请日:2023-03-20
申请人: 北京兆讯恒达技术有限公司
摘要: 本发明公开了一种低质量条码图像信号提取方法和装置。该方法包括如下步骤:S1:在条码图像的预设高度处进行采样,得到贯穿条码图像的中心线段;S2:在中心线段的两侧对条码图像进行采样,得到N条采样线段;S3:对每条采样线段截取多条第一小线段,计算每条采样线段对应的每条第一小线段与中心线段的相似度,筛选得到相似度最大的第二小线段,循环执行本步骤得到N条第二小线段;S4:将N条第二小线段以及中心线段,分别根据阈值进行均匀切分处理;S5:计算每个线段组中的N条第二小线段的片段与中心线段的片段的相似度,得到N个相似度结果;S6:根据N个权重因子和N个相似度结果得到最终采样信号。
-
公开(公告)号:CN118332986A
公开(公告)日:2024-07-12
申请号:CN202410365466.5
申请日:2024-03-28
申请人: 北京兆讯恒达技术有限公司
IPC分类号: G06F30/3312 , G06F30/396
摘要: 本发明公开了一种面向UVM验证环境的寄存器传输级时钟调节方法及系统。该方法包括如下步骤:编写虚拟时钟接口,定义时钟接口信号和时钟相关配置;创建时钟模型,实例化虚拟时钟接口;在时钟模型中,根据虚拟时钟接口配置参数编写时钟生成逻辑;在UVM验证环境中,实例化时钟模型,用config_db的put机制将虚拟时钟接口传递给驱动器和时钟模型;在驱动器中,用config_db的get机制得到虚拟时钟接口配置信息,并在UVM验证环境的reset_phase中对虚拟时钟接口的配置信息进行初始化;改变时钟的配置信息,以改变时钟频率。本发明可以集成在不同的UVM验证环境中,复用性强。
-
公开(公告)号:CN116526978B
公开(公告)日:2024-06-11
申请号:CN202310357708.1
申请日:2023-04-06
申请人: 北京兆讯恒达技术有限公司
摘要: 本发明公开了一种抗干扰快速起振的单端晶振电路及电子设备。该单端晶振电路包括偏置电压单元、振荡放大单元和整形驱动单元。其中,晶体信号端和偏置电压单元的输出端分别与振荡放大单元的相应输入端连接,振荡放大单元的输出端与整形驱动单元的输入端连接,整形驱动单元的输出端与单端晶振电路的输出端连接。该振荡放大单元通过采用反馈结构和迟滞比较结构,对输入的晶体信号进行放大处理并输出振荡信号的同时,实现了单端晶振电路的快速起振,以及提高了抗干扰能力。
-
-
-
-
-
-
-
-
-