一种放大器芯片、放大器模组、射频前端系统及射频装置

    公开(公告)号:CN118826672A

    公开(公告)日:2024-10-22

    申请号:CN202411083561.2

    申请日:2024-08-08

    摘要: 本发明公开了一种放大器芯片、放大器模组、射频前端系统及射频装置,涉及放大器领域,若需要对放大器当前处理的信号进行增益调节,则可以根据增益调节的需求选择第二冗余端口与第一冗余端口进行连接,从而控制对应的衰减电路中的启动开关导通,将衰减网络与放大器接通,利用衰减网络实现对信号增益的调节过程。直接通过选择冗余端口进行连接就能够控制信号增益调节过程的进行与否,无需外部控制信号就可以完成信号衰减,避免信号增益调节过程中插入外部器件的操作,从而有效避免外部器件连接所导致的插损,提高信号增益调节过程的精确度,通过集成设计大大简化了整个射频系统的设计,降低了整个射频系统的复杂度和成本。

    功放电路和电子设备
    2.
    发明公开

    公开(公告)号:CN118764006A

    公开(公告)日:2024-10-11

    申请号:CN202411247472.7

    申请日:2024-09-06

    发明人: 罗晓斌

    摘要: 本申请公开了一种功放电路和电子设备,涉及射频领域,用于载波支路和峰值支路通过耦合器相耦合时,降低载波支路的插损。功放电路包括:第一功率放大器、第二功率放大器、匹配网络、第二移相网络、耦合器、匹配负载,第一功率放大器的输入端用于输入射频信号,第一功率放大器的输出端与耦合器的输入端电连接,耦合器的直通端、匹配网络的第一端电连接于合路点,匹配网络的第二端用于输出经过功率放大的射频信号,耦合器的隔离端通过匹配负载接地;耦合器的耦合端通过第二移相网络和第二功率放大器与合路点电连接;在第一功率放大器进行功率回退时,第二功率放大器开路。

    功率放大器模块及其制作方法

    公开(公告)号:CN117240236B

    公开(公告)日:2024-10-11

    申请号:CN202210640450.1

    申请日:2022-06-08

    摘要: 本发明提供了一种功率放大器模块及其制作方法。所述功率放大器模块包括:射频输入端、射频输出端、功率放大器芯片、以及输出匹配网络;所述功率放大器芯片包括用于接收输入信号的输入端、用于发送输出信号的输出端、以及接地端;所述输出匹配网络配置为调整所述射频输出端的输出阻抗,所述输出匹配网络包括输出匹配电路和信号通路,所述信号通路连接所述输出匹配电路和所述接地端。本发明提供的功率放大器模块及其制作方法改善了回流路径,减小了回流损耗,并提高了通信系统的稳定性。

    控制电路和低噪声放大器

    公开(公告)号:CN110611486B

    公开(公告)日:2024-09-24

    申请号:CN201911002214.1

    申请日:2019-10-21

    摘要: 本发明属于射频芯片设计技术领域,涉及一种控制电路和低噪声放大器,包括差分比较模块、电平转移模块和开关模块;差分比较模块接收外部信号设备的电平信号,在电平信号的电压小于参考电压时向电平转移模块发送第一截止信号,或,在电平信号的电压大于或等于参考电压时向电平转移模块发送第一导通信号;电平转移模块根据第一截止信号截止并输出第二截止信号,或将第一导通信号进行电平转移得到第二导通信号;开关模块根据第二截止信号截止以控制外部低噪声放大器工作,或根据第二导通信号导通以控制外部低噪声放大器关断。本发明可以使低噪声放大器应用在时分双工模式下,功耗低,开关速度快,抗干扰能力强。

    功率放大电路、功率放大芯片、射频前端装置及通信设备

    公开(公告)号:CN118677385A

    公开(公告)日:2024-09-20

    申请号:CN202310288355.4

    申请日:2023-03-15

    发明人: 孟繁荣 李鹏

    摘要: 本申请实施例提供了一种功率放大电路、功率放大芯片、射频前端装置及通信设备,应用于通信技术领域。该功率放大电路通过与功分器耦接的两个多尔蒂功率放大器对输入信号进行两路的载波放大和峰值放大后,通过设置的输出匹配电路直接进行功率合成。其中,一个多尔蒂功率放大器的载波放大电路与另一个多尔蒂功率放大器的载波放大电路的输入信号存在一个固定的相位差,且该多尔蒂功率放大器的峰值放大电路与另一个多尔蒂功率放大器的峰值放大电路的输入信号也存在相同的相位差,当负载失配时,两个多尔蒂放大器的阻抗就会存在差异,从而降低负载失配对整个功率放大电路的影响,提高整个功率放大电路的性能。

    具有模拟预失真的功率放大器
    6.
    发明公开

    公开(公告)号:CN118648238A

    公开(公告)日:2024-09-13

    申请号:CN202380020063.0

    申请日:2023-02-01

    申请人: QORVO美国公司

    IPC分类号: H03F1/32 H03F3/195 H03F3/24

    摘要: 公开了一种具有模拟预失真的功率放大器。在一个方面,对传输链中的信号进行取样以确定是否存在相位失真(延迟或前移)。关于取样的信号的信息被提供给控制电路,所述控制电路使用模拟预失真电路将校正信号注入所述传输链中,以便抵消或补偿所述相位失真。在示例性方面,所述模拟预失真电路可使用可变电容器来产生注入的所述校正信号。此检测和调整可在所述传输链的前端中进行,以便避免依赖于基带处理器。使用此类模拟预失真有助于在新兴无线通信标准的大带宽上维持期望的线性操作。

    功放失配保护电路及电子设备
    7.
    发明公开

    公开(公告)号:CN118631189A

    公开(公告)日:2024-09-10

    申请号:CN202310238277.7

    申请日:2023-03-03

    IPC分类号: H03F1/52 H03F3/195 H03F3/213

    摘要: 本申请涉及一种功放失配保护电路及电子设备,包括功率放大器、驻波检测保护模块、电源模块和电流检测控制模块,所述功率放大器的射频输出端通过射频链路与天线馈线连接端口电连接,所述驻波检测保护模块的输入端与所述射频链路耦合电连接,所述驻波检测保护模块的输出端电连接所述功率放大器的栅极端,所述电源模块与所述电流检测控制模块的输入端电连接,所述电流检测控制模块的检测端与所述功率放大器的漏极端电连接,所述电流检测控制模块的输出端与所述功率放大器的栅极端电连接。通过本申请,解决了无法有效抑制功率放大器失配时负载牵引大电流的问题。

    基于分组加权建模的数字预失真方法、装置及电子设备

    公开(公告)号:CN118300548B

    公开(公告)日:2024-08-30

    申请号:CN202410728132.X

    申请日:2024-06-06

    IPC分类号: H03F1/32 H03F3/195 H03F3/213

    摘要: 本发明提供基于分组加权建模的数字预失真方法、装置及电子设备,涉及信号处理技术领域。其中方法包括:对射频功率放大器的信号数据进行N次采集,得到N个采集信号组,每个采集信号组中包括前向信号和反馈信号,N为大于1的正整数;基于每组采集信号组中的前向信号和反馈信号确定各个采集信号组对应的初始预失真模型系数;用于基于采集信号组中的前向信号的功率确定采集信号组的系数加权因子;基于各个系数加权因子对各个初始预失真模型系数进行加权处理,得到加权预失真模型系数;基于加权预失真模型系数对射频功率放大器的信源进行数字预失真处理。本发明可以实现提高数字预失真处理性能的效果。

    无线发射电路中的混合预失真
    9.
    发明公开

    公开(公告)号:CN118525450A

    公开(公告)日:2024-08-20

    申请号:CN202380016839.1

    申请日:2023-01-18

    申请人: QORVO美国公司

    IPC分类号: H03F1/32 H03F3/195 H03F3/24

    摘要: 提供无线发射电路中的混合预失真。所述无线发射电路包含生成射频(RF)信号的收发器电路和放大所述RF信号以进行发射的功率放大器电路。在本文公开的方面中,所述收发器电路被配置成对所述RF信号的数字版本执行数字预失真(DPD),且所述功率放大器电路被配置成对所述RF信号执行模拟预失真(APD)以共同消除所述RF信号中的各种类型的失真。通过跨所述收发器电路和所述功率放大器电路同时执行DPD和APD的组合(也称为混合预失真),可以有效地恢复所述RF信号中的线性,并且以减小的占据面积、成本和计算复杂性提高所述无线发射电路的整体性能。

    一种基于Cascode电感异位耦合的低噪声放大器

    公开(公告)号:CN110149099B

    公开(公告)日:2024-08-20

    申请号:CN201910564723.7

    申请日:2019-06-27

    IPC分类号: H03F3/195 H03F1/56 H03F1/26

    摘要: 本发明涉及一种基于Cascode电感异位耦合的低噪声放大器,属于射频集成电路技术领域。该低噪声放大器的基本放大单元由Cascode共源(射)共栅(基)晶体管和四端口电感异位耦合器构成,其中电感异位耦合器的第一端口连接到电源、第二端口连接到共栅(基)晶体管的栅(基)极、第三端口连接到共源(射)晶体管的源(射)极、第四端口接到地。在低噪声放大器电路中引入电感异位耦合器一方面能够降低噪声系数,防止全反射的发生,另一方面能够优化芯片的版图布局减小芯片尺寸。本发明可应用于中、高频低噪声放大器芯片设计中对带内噪声进行抑制。