一种半导体器件的封装结构、半导体器件模块

    公开(公告)号:CN115621226A

    公开(公告)日:2023-01-17

    申请号:CN202211405483.4

    申请日:2022-11-10

    Abstract: 本发明提供一种半导体器件的封装结构、半导体器件模块,半导体器件的封装结构用于安装芯片,包括:电极组件,电极组件与芯片的第一电极电性连接;电极组件包括:第一电极部件、弹簧、弹性连接件、第二电极部件和传热组件,弹簧的两端分别与第一电极部件和第二电极部件连接;第一电极部件与第二电极部件通过弹性连接件电性连接;传热组件包括第一传热端和第二传热端,第一传热端和第一电极部件固定连接,第二传热端和第二电极部件活动连接;或,第一传热端和第一电极部件活动连接,第二传热端和第二电极部件固定连接。上述的半导体器件的封装结构既能满足高度补偿,同时可以提升半导体器件的散热能力。

    一种功率芯片封装结构
    4.
    发明公开

    公开(公告)号:CN115662975A

    公开(公告)日:2023-01-31

    申请号:CN202211325118.2

    申请日:2022-10-27

    Abstract: 本发明提供了一种功率芯片封装结构,包括:相对设置的上板组件和下板组件;依次串联连接的第一互联单元、第三互联单元组和第二互联单元,均位于上板组件和下板组件之间,第三互联单元组包括至少一个第三互联单元;第一互联单元包括若干并联连接的第一芯片、第二互联单元包括若干并联连接的第二芯片、第三互联单元包括若干并联连接的第三芯片。本发明的功率芯片封装结构能够满足高电压大功率器件的要求。

    一种功率半导体模块
    5.
    发明授权

    公开(公告)号:CN115910985B

    公开(公告)日:2023-10-27

    申请号:CN202211405522.0

    申请日:2022-11-10

    Abstract: 本发明公开了一种功率半导体模块,包括:栅极PCB板和多个并联的子模组,每个子模组包括半导体芯片和栅极引出端,栅极PCB板包括驱动连接单元,栅极引出端的一端连接半导体芯片的栅极;栅极PCB板上设置有多个与栅极引出端的另一端电连接的栅极触点,多个栅极触点通过多个第一布线层与驱动连接单元连接,流经多个第一布线层的电流路径一致。通过实施本发明,使得驱动端至各栅极触点的电流路径一致,实现了栅极寄生参数均衡化,从而有效提升了模块内部并联模组间电流的均流能力,提升了模块整体的安全工作区。并且均流能力的提升,能够在增加并联子模组的同时,提升其安全可靠性。

    芯片电极引出结构及其封装结构、功率半导体器件模块

    公开(公告)号:CN115763409A

    公开(公告)日:2023-03-07

    申请号:CN202211406272.2

    申请日:2022-11-10

    Abstract: 本发明公开了芯片电极引出结构及其封装结构、功率半导体器件模块,芯片电极引出结构包括:第一源极模块的第一侧面、第二源极模块的第一侧面、栅极模块的第一侧面、功率芯片的漏极均固定至漏极金属板的第一侧面上;第一源极模块的第二侧面与功率芯片的源极连接并引出,将引出的电极作为开尔文源极;第二源极模块的第二侧面与功率芯片的源极连接并引出,将引出的电极作为功率回路源极;栅极模块的第二侧面与功率芯片的栅极连接并引出。本发明实施例将功率芯片的三个电极引出,从而在后续的压接式封装中,在功率芯片不直接承受压力的同时,实现了压接式封装和短路失效。

    功率半导体器件封装结构和功率半导体器件模块

    公开(公告)号:CN115621232B

    公开(公告)日:2024-04-12

    申请号:CN202211405492.3

    申请日:2022-11-10

    Abstract: 本发明提供一种功率半导体器件封装结构和功率半导体器件模块。功率半导体器件封装结构包括:第一压接电极模块、功率芯片、第二压接电极模块、衬板和弹性电极;衬板设置于第一电极一侧表面,绝缘板与功率芯片位于第一电极相同一侧表面;芯片第二电极和芯片第三电极分别电性连接至不同的衬板;弹性电极一端适于弹性连接衬板中的一个,另一端连接器件第二电极或器件第三电极;弹性电极适于沿第二压接电极模块向第一压接电极模块的方向弹性伸缩;第一压接电极模块和第二压接电极模块适于通过施加外力相向运动,通过弹性电极的弹性形变实现与功率芯片的电性导通。

    一种功率半导体模块
    9.
    发明公开

    公开(公告)号:CN115910985A

    公开(公告)日:2023-04-04

    申请号:CN202211405522.0

    申请日:2022-11-10

    Abstract: 本发明公开了一种功率半导体模块,包括:栅极PCB板和多个并联的子模组,每个子模组包括半导体芯片和栅极引出端,栅极PCB板包括驱动连接单元,栅极引出端的一端连接半导体芯片的栅极;栅极PCB板上设置有多个与栅极引出端的另一端电连接的栅极触点,多个栅极触点通过多个第一布线层与驱动连接单元连接,流经多个第一布线层的电流路径一致。通过实施本发明,使得驱动端至各栅极触点的电流路径一致,实现了栅极寄生参数均衡化,从而有效提升了模块内部并联模组间电流的均流能力,提升了模块整体的安全工作区。并且均流能力的提升,能够在增加并联子模组的同时,提升其安全可靠性。

Patent Agency Ranking