-
公开(公告)号:CN116185938A
公开(公告)日:2023-05-30
申请号:CN202310102452.X
申请日:2023-01-28
申请人: 北京智芯微电子科技有限公司 , 南瑞集团有限公司 , 国网山东省电力公司 , 国家电网有限公司
IPC分类号: G06F15/173 , G06F15/78 , G06F9/50
摘要: 本申请公开了一种多核异构系统及其交互方法,该方法中控制器在接收到多个第一处理器发送的多个第一交互信号后,能够向多个目标电路中的每个目标电路发送对应的至少一个目标第一交互信号。由此使得多个目标电路并行处理接收到的目标第一交互信号,从而提高了多核异构系统交互的效率。
-
公开(公告)号:CN115460684A
公开(公告)日:2022-12-09
申请号:CN202211401476.7
申请日:2022-11-09
申请人: 北京智芯微电子科技有限公司 , 国网山东省电力公司
摘要: 本发明涉及5G技术领域,其实施方式提供了一种5G‑NR系统的主同步信号PSS定时同步方法、装置及设备。其中,一种5G‑NR系统的主同步信号PSS定时同步方法,包括:在包含PSS符号的时域窗内,根据与预设频域自相关序列的频域相关性得到序列ID估计值;在所述时域窗内以滑动窗口截取数据,与所述序列ID估计值的PSS时域序列进行互相关运算,得到最大互相关值对应的位置;以所述时域窗的开始位置为粗同步位置,以所述最大互相关值对应的位置为调整值,得到所述PSS符号的精同步位置。本发明提供的实施方式能够显著降低同步算法复杂度。
-
公开(公告)号:CN117609107A
公开(公告)日:2024-02-27
申请号:CN202311501889.7
申请日:2023-11-10
申请人: 北京智芯微电子科技有限公司 , 国网山东省电力公司信息通信公司 , 国家电网有限公司
摘要: 本发明公开了一种多核处理器高速访问控制方法、装置、存储模块及芯片,控制方法应用于第一单元和第二单元之间的信息交互。第一单元的存储空间被划分为多个子存储空间,第二单元包括多个处理器单元,每一个子存储空间与一个处理器单元相匹配。控制方法包括:在子存储空间存储的数据未进行更新的情况下,若发出请求的处理器单元访问过请求访问的子存储空间,发出请求的处理器单元不对请求访问的子存储空间进行访问。在子存储空间的数据没有更新的情况下,处理器单元可以通过读取自身的缓存来使用这些数据,而不需要再次对子存储空间的数据进行访问,这样可以节省处理器单元进行数据访问的次数和时间,有利于提高效率。
-
公开(公告)号:CN116501686A
公开(公告)日:2023-07-28
申请号:CN202310167275.3
申请日:2023-02-22
申请人: 北京智芯微电子科技有限公司 , 南瑞集团有限公司 , 国网山东省电力公司 , 国家电网有限公司
摘要: 本申请公开了一种用于芯片的多系统交互方法及芯片,该方法中由于第一系统和第二系统均具有存储器,因此第一系统访问第二系统的过程中,控制器需基于第一系统发送的第一地址和第一访问请求的访问对象,确定第二系统的第一映射地址,并基于该第一访问请求的类型,将第一访问请求和第一映射地址发送至第二系统的接口。由此实现不同系统的交互,以实现跨地址域访问。由于第一系统和第二系统均具有存储器,因此在芯片需要较高的带宽情况下,存储器的带宽可以满足整个芯片的带宽需求。
-
公开(公告)号:CN115460684B
公开(公告)日:2023-03-24
申请号:CN202211401476.7
申请日:2022-11-09
申请人: 北京智芯微电子科技有限公司 , 国网山东省电力公司
摘要: 本发明涉及5G技术领域,其实施方式提供了一种5G‑NR系统的主同步信号PSS定时同步方法、装置及设备。其中,一种5G‑NR系统的主同步信号PSS定时同步方法,包括:在包含PSS符号的时域窗内,根据与预设频域自相关序列的频域相关性得到序列ID估计值;在所述时域窗内以滑动窗口截取数据,与所述序列ID估计值的PSS时域序列进行互相关运算,得到最大互相关值对应的位置;以所述时域窗的开始位置为粗同步位置,以所述最大互相关值对应的位置为调整值,得到所述PSS符号的精同步位置。本发明提供的实施方式能够显著降低同步算法复杂度。
-
公开(公告)号:CN115175248B
公开(公告)日:2023-01-24
申请号:CN202211086361.3
申请日:2022-09-06
申请人: 北京智芯微电子科技有限公司 , 国网山东省电力公司
摘要: 本发明涉及数据处理技术领域,其实施方式提供了一种用于通信系统的定点数据压缩、解压方法、装置及设备。其中一种用于通信系统的定点数据压缩方法,该方法包括:获取导频资源位置的信道估计值;以所述信道估计值的实部和虚部分别作为待压缩数据;获取待压缩数据的符号位和无符号数;根据预设底数位宽和所述无符号数确定所述无符号数的移位值;根据所述移位值和所述无符号数确定具有所述预设底数位宽的底数值;将所述符号位、所述移位值和所述底数值组合后作为所述待压缩数据对应的压缩后数据。本发明提供的实施方式能够不增加压缩位宽的基础上,提高压缩解压数据的精度。
-
公开(公告)号:CN115037312B
公开(公告)日:2023-01-17
申请号:CN202210968862.8
申请日:2022-08-12
申请人: 北京智芯微电子科技有限公司 , 国网山东省电力公司
摘要: 本发明涉及无线通信技术领域,其实施方式提供了一种LDPC译码软信息的量化方法、装置及设备。其中一种LDPC译码软信息的量化方法,包括:获取量化前的软信息与量化后的软信息之间的映射关系;通过神经网络拟合所述映射关系,得到神经网络量化器;所述神经网络量化器用于根据输入的软信息输出对应的软信息。本发明提供的实施方式提升了译码器性能鲁棒性,并以较小的性能损失,减少了软信息存储比特。
-
公开(公告)号:CN117851319B
公开(公告)日:2024-07-30
申请号:CN202410260385.9
申请日:2024-03-07
申请人: 北京智芯微电子科技有限公司 , 国家电网有限公司 , 国网山东省电力公司信息通信公司
摘要: 本发明涉及半导体领域,尤其涉及一种串并转换电路、芯片、电子设备及串并转换方法。该电路包括:时钟数据对齐电路、移位电路以及采样电路;其中,时钟数据对齐电路的补偿时钟输出端与移位电路连接,时钟数据对齐电路的数据输入端与移位电路的数据输入端连接,采样电路与移位电路的输出端连接;时钟数据对齐电路,用于对时钟进行补偿,以使补偿时钟输出端的补偿时钟与数据输入信号对齐;移位电路,用于在补偿时钟与数据输入信号对齐后,采用补偿时钟对数据输入信号进行串行移位处理,以在移位电路的输出端输出移位后的串行数据信号;采样电路,用于对移位后的串行数据信号进行并行采样,以得到并行数据信号。本发明能够节约电路成本。
-
公开(公告)号:CN117851319A
公开(公告)日:2024-04-09
申请号:CN202410260385.9
申请日:2024-03-07
申请人: 北京智芯微电子科技有限公司 , 国家电网有限公司 , 国网山东省电力公司信息通信公司
摘要: 本发明涉及半导体领域,尤其涉及一种串并转换电路、芯片、电子设备及串并转换方法。该电路包括:时钟数据对齐电路、移位电路以及采样电路;其中,时钟数据对齐电路的补偿时钟输出端与移位电路连接,时钟数据对齐电路的数据输入端与移位电路的数据输入端连接,采样电路与移位电路的输出端连接;时钟数据对齐电路,用于对时钟进行补偿,以使补偿时钟输出端的补偿时钟与数据输入信号对齐;移位电路,用于在补偿时钟与数据输入信号对齐后,采用补偿时钟对数据输入信号进行串行移位处理,以在移位电路的输出端输出移位后的串行数据信号;采样电路,用于对移位后的串行数据信号进行并行采样,以得到并行数据信号。本发明能够节约电路成本。
-
公开(公告)号:CN115037313B
公开(公告)日:2023-01-24
申请号:CN202210968863.2
申请日:2022-08-12
申请人: 北京智芯微电子科技有限公司 , 国网山东省电力公司 , 国家电网有限公司
摘要: 本发明涉及无线通信技术领域,其实施方式提供了一种LDPC译码量化方法、装置、设备、LDPC译码方法及系统。其中一种LDPC译码量化方法,包括:获取调制方式和编码方式的多种组合下的每一组合对应的对数似然比量化算法中的优选参数;根据多个优选参数得到调制方式与编码方式的组合与优选参数之间的映射关系或映射模型;采用根据所述映射关系或映射模型确定优选参数的对数似然比量化算法进行量化。本发明提供的实施方式以较小的性能损失代价,减少了存储比特。
-
-
-
-
-
-
-
-
-