-
公开(公告)号:CN108258736A
公开(公告)日:2018-07-06
申请号:CN201810098092.X
申请日:2018-01-31
申请人: 北京航天自动控制研究所 , 中国运载火箭技术研究院
IPC分类号: H02J4/00
摘要: 一种用于运载火箭的数字配电器,包括防反灌电路、母线开关电路、配电开关电路和瞬态抑制电路、主控电路FPGA、开关驱动电路、采样电路,母线电流进入防反灌电路、母线开关电路、配电开关电路依次连接的电路,并通过瞬态抑制电路保护配电器;同时,主控电路FPGA将外部总线命令转化为PWM信号,并将PWM信号发送至开关驱动电路控制母线开关电路及配电开关电路的通断,同时通过采样电路采集功率电路模块各部分产生的电压、电流、温度参数送入主控电路FPGA与外部总线进行交互,数字配电器可以根据需要实现飞行器不同拓扑负载的配电,具有控制灵活、调试方便、智能程度高等特点,在电路设计上有较高的集成度,硬件电路简洁。
-
公开(公告)号:CN112666447A
公开(公告)日:2021-04-16
申请号:CN202011511707.0
申请日:2020-12-18
申请人: 北京航天自动控制研究所
IPC分类号: G01R31/28
摘要: 本发明涉及一种应用于双冗余架构设备的板位识别电路,所述双冗余架构设备包括母板和N个子板,子板采用双冗余架构,母板上设有2N个板位识别子电路,N大于等于子板数量;每个板位识别子电路包括M个点位,2M大于等于N,每个点位保留连接至上拉电路和连接下拉电路,输出一个板位识别信号,M个板位识别信号共同组成板位识别信号总线,板位识别信号总线连接至子板槽位的接口上,每两个板位识别子电路互为双冗余备份,连接至同一个子板槽位;焊装母板时,根据预设的板位识别信号总线值编排,选择为板位识别子电路中每个点位焊接上拉电阻或下拉电阻,输出唯一的板位识别信号总线值;插入母板上的子板读取板位识别信号总线值,得到该子板对应的板位。
-
公开(公告)号:CN112666447B
公开(公告)日:2023-05-12
申请号:CN202011511707.0
申请日:2020-12-18
申请人: 北京航天自动控制研究所
IPC分类号: G01R31/28
摘要: 本发明涉及一种应用于双冗余架构设备的板位识别电路,所述双冗余架构设备包括母板和N个子板,子板采用双冗余架构,母板上设有2N个板位识别子电路,N大于等于子板数量;每个板位识别子电路包括M个点位,2M大于等于N,每个点位保留连接至上拉电路和连接下拉电路,输出一个板位识别信号,M个板位识别信号共同组成板位识别信号总线,板位识别信号总线连接至子板槽位的接口上,每两个板位识别子电路互为双冗余备份,连接至同一个子板槽位;焊装母板时,根据预设的板位识别信号总线值编排,选择为板位识别子电路中每个点位焊接上拉电阻或下拉电阻,输出唯一的板位识别信号总线值;插入母板上的子板读取板位识别信号总线值,得到该子板对应的板位。
-
公开(公告)号:CN115933812A
公开(公告)日:2023-04-07
申请号:CN202211604668.8
申请日:2022-12-13
申请人: 北京航天自动控制研究所
摘要: 本公开的控制系统控制组合类产品的从模块测试时间计算方法,通过从模块接收主模块发送的PWM时钟同步信号,对PWM时钟同步信号进行计数得到计数值CNT;从模块在PWM时钟同步信号的周期内生成时间戳信号,得到时间戳信号计数值M;记录主模块获取从模块测试信息的本地时间Tlocal_cur,根据本地时间Tlocal_cur、PWM时钟同步信号的周期T1、计数值CNT、时间戳信号M和时间戳信号的周期T2对计数值CNT翻转后的测试时间进行补偿得到翻转补偿的测试时间Tcom_seq;根据测试时间Tcom_seq、系统同步本地时间Tsystem_syn、主模块本地时间Tlocal_syn、主模块和从模块同步加电的初始偏差Δt计算从模块测试时间Tseq_output。通过主模块对PWM时钟同步信号的翻转次数进行补偿,使得最终生成的测试计时与系统保持一致,提升控制组合产品的测试性能。
-
-
-