-
公开(公告)号:CN109063833A
公开(公告)日:2018-12-21
申请号:CN201811272115.0
申请日:2018-10-29
Applicant: 南京邮电大学
IPC: G06N3/063
CPC classification number: G06N3/063
Abstract: 本发明提出一种基于忆阻器的神经网络突触阵列电路,用于连接神经网络中前一层神经元与后一层神经元;该电路包括突触阵列,突触阵列包括n*m个突触结构,每个突触结构由一个肖基特二极管和一个忆阻器件串联而成;肖基特二极管的阳极作为突触结构的输入端,肖基特二极管的阴极与忆阻器件的输入端相连,忆阻器件的输出端作为突触结构的输出端;位于同一行的m个突触结构的输入端相连,作为本行突触阵列的输入端;而位于同一列的n个突触结构的输出端相连,作为本列突触阵列的输出端;所述突触阵列共有n个输入端和m个输出端。本发明能够防止忆阻器电路在信息处理过程中发生多路漏电流现象;且能够根据实际输入信号的规模和特点进行扩展和改变。
-
公开(公告)号:CN109034379A
公开(公告)日:2018-12-18
申请号:CN201811187834.2
申请日:2018-10-12
Applicant: 南京邮电大学
IPC: G06N3/06
CPC classification number: G06N3/061
Abstract: 本发明针对忆阻器作为处理器电子元器件的的特殊要求,提出一种由类脑器件忆阻器搭建的神经元及神经元电路,能够实现类似人类神经元细胞的信号存储和处理,并且其单个神经元细胞上面可扩充性地连接成百上千个忆阻器,这为忆阻器的大规模的使用提供了十分可行的电路设计方式。结合其他类的电子器件诸如CMOS管、Selector、纳米导线、以及脉冲设计方面的知识,在本发明中创造性地解决了忆阻器作为处理器核心器件所设计的神经元细胞在生物学方面所面临的多突触连接、正向刺激、反向刺激、细胞核存储、突触前端、突出后端等生物学方面的设计问题,实现(正向和反向)信号在神经元之内的处理和神经元之间的传递,并搭建了相应的神经元细胞和神经元网络电路。
-
公开(公告)号:CN107579152A
公开(公告)日:2018-01-12
申请号:CN201710666002.8
申请日:2017-08-04
Applicant: 南京邮电大学
Abstract: 本发明公开了基于BiFe0.9Ni0.1O3/P(VDF-TrFE)的多态存储器件及制备方法。所述存储器件由衬底、底电极、多态存储层和顶电极组成,器件单元为三明治结构,多态存储层采用10%镍掺杂的铁酸铋BiFe0.9Ni0.1O3和聚偏二氟乙烯-三氟乙烯共聚物P(VDF-TRrE)的复合薄膜。具体制备方法为,采用水热法制备均匀的BiFe0.9Ni0.1O3纳米颗粒,然后与P(VDF-TRrE)溶液混合;再选用FTO导电玻璃为衬底,FTO为底电极,采用刮涂法制备BiFe0.9Ni0.1O3/P(VDF-TrFE)复合薄膜;最后,用真空蒸镀顶电极。这样得到基于BiFe0.9Ni0.1O3/P(VDF-TrFE)复合薄膜的多态存储器件,该存储器件可以表现出两个磁化态和两个极化态,分别代表四种信息记录状态。
-
公开(公告)号:CN103415046B
公开(公告)日:2016-01-20
申请号:CN201210552415.0
申请日:2012-12-18
Applicant: 南京邮电大学
IPC: H04W28/24
Abstract: 本发明是一种跨服务质量域的业务类柔性映射方法,在典型的水平QoS映射方法中,采用映射表,通过映射代理机制实现两个不同网络的硬映射。当一个网络中的业务流进入映射代理时,映射代理根据映射表中的对应关系,实现新类和旧类的映射,采用这种映射,新产生的类主要由原有类的属性决定,而没有反映业务流的QoS要求。若业务流经过多个网络传输到达目标网络,则中间网络映射产生的误差映射最后一个映射代理的映射,从而降低网络业务质量,即端到端QoS要求没有达到保证。
-
公开(公告)号:CN103648058A
公开(公告)日:2014-03-19
申请号:CN201310517617.6
申请日:2013-10-28
Applicant: 南京邮电大学
IPC: H04N21/647 , H04L29/08 , H04L1/18
Abstract: 本发明公开了一种基于信道测量的3G媒体流跨层速率控制方法,该方法是针对3G/UMTS空口的传输特点,利用RLC层的ARQ消息估计无线信道质量,进而进行丢包类型区分,并借助RLC层消除ARQ机制给传输层带来的时延测量误差,服务器根据反馈的信道质量和时延变化趋势判断网络拥塞情况,调整发送速率,在丢包率和吞吐量性能上较现有技术有实质性特点和显著的进步,保证了速率控制能充分满足媒体业务的端到端QoS需求。
-
公开(公告)号:CN102291352A
公开(公告)日:2011-12-21
申请号:CN201110236043.6
申请日:2011-08-17
Applicant: 南京邮电大学
Abstract: 本发明的目的在于提供一种认知正交频分复用系统中基于业务质量的资源分配方法,该方法基于在多个主用户和多个次用户的场景下,通过对次用户实时业务队列状态的分析,将实时业务的QoS需求转换为速率需求,构建了该方法的优化模型。在次用户总的发送功率和主用户的干扰门限限制下,根据次用户的需求比例,对实时业务进行自适应比特和功率分配,直到满足其速率要求,最后将剩余的资源分配给非实时业务。该方法可以在满足实时业务QoS需求下,使次用户系统的吞吐量最大,同时保证各个主用户受到的干扰总量低于各自的干扰门限。
-
公开(公告)号:CN109063833B
公开(公告)日:2023-09-08
申请号:CN201811272115.0
申请日:2018-10-29
Applicant: 南京邮电大学
IPC: G06N3/065
Abstract: 本发明提出一种基于忆阻器的神经网络突触阵列电路,用于连接神经网络中前一层神经元与后一层神经元;该电路包括突触阵列,突触阵列包括n*m个突触结构,每个突触结构由一个肖基特二极管和一个忆阻器件串联而成;肖基特二极管的阳极作为突触结构的输入端,肖基特二极管的阴极与忆阻器件的输入端相连,忆阻器件的输出端作为突触结构的输出端;位于同一行的m个突触结构的输入端相连,作为本行突触阵列的输入端;而位于同一列的n个突触结构的输出端相连,作为本列突触阵列的输出端;所述突触阵列共有n个输入端和m个输出端。本发明能够防止忆阻器电路在信息处理过程中发生多路漏电流现象;且能够根据实际输入信号的规模和特点进行扩展和改变。
-
公开(公告)号:CN109558946A
公开(公告)日:2019-04-02
申请号:CN201811267920.4
申请日:2018-10-29
Applicant: 南京邮电大学
IPC: G06N3/063
Abstract: 本发明公开了一种基于忆阻器阵列的识别系统,包括图像采集模块、神经网络模块、通讯模块、FPGA模块、微处理器模块、数模转换模块以及忆阻器阵列;所述神经网络模块与所述图像采集模块连接,所述神经网络模块通过所述通讯模块与所述FPGA模块连接,所述FPGA模块连接分别与所述微处理器模块和所述数模转换模块连接,所述忆阻器阵列与所述数模转换模块连接。本发明搭建了一种忆阻器阵列电路接口,为忆阻器阵列电路提供有限的输入,方便科研人员在忆阻器技术方面的丰富性研究。并可代替大量的电子突触运算,极大的节省了研究人员的精力和研究机构的研究成本。
-
公开(公告)号:CN108829977A
公开(公告)日:2018-11-16
申请号:CN201810636153.3
申请日:2018-06-20
Applicant: 南京邮电大学
IPC: G06F17/50
Abstract: 本发明公开了一种忆阻器电压信号电路及其产生忆阻器多路不同电压信号的方法,包括FPGA、数模转换器以及外围电路,所述FPGA与所述数模转换器连接,所述FPGA与上位机连接;所述FPGA从上位机接收所需要的信号,将其分组储存起来;所述FPGA产生所述数模转换器所需的时序信号,并将之前存储的信号按照时序输入到所述数模转换器中,其产生的模拟信号通过外围放大电路放大后,传输给忆阻器电路。本发明充分利用FPGA并行特点,为忆阻器电路产生多路不同信号,并且可以消除不同信号之间的延时问题,从而实现信号间的同步问题。
-
公开(公告)号:CN108249481A
公开(公告)日:2018-07-06
申请号:CN201810285762.9
申请日:2018-04-03
Applicant: 南京邮电大学
IPC: C01G39/06
CPC classification number: C01G39/06 , C01P2002/72 , C01P2004/03 , C01P2004/20
Abstract: 本发明公开了一种一步水热法制备二硫化钼,以五氯化钼(MoCl5)和二乙基二硫代氨基甲酸钠((C2H5)2NCSSNa·3H2O)为原料,以聚乙烯吡咯烷酮(PVP)为表面活性剂,配置的水溶液于水反应釜反应,并经过自然冷却后清洗即可得到空心的MoS2微米片材料。本发明通过简单传统的水热法制得具有特殊形貌、比表面积较大、催化活性位点较多、电催化析氢性能较好的MoS2空心微米片材料,其原理简单,反应步骤少,过程简洁,操作方便,设备需求少,反应条件低,具有制备高效,无污染,成本低等优点,具有很强的实用性和广泛的适用性。
-
-
-
-
-
-
-
-
-