电气组件中的键合线的仿真测试方法及存储介质和设备

    公开(公告)号:CN107330184A

    公开(公告)日:2017-11-07

    申请号:CN201710514918.1

    申请日:2017-06-29

    申请人: 南通大学

    IPC分类号: G06F17/50 G01R31/28

    摘要: 本发明实施例提供了一种电气组件中的键合线的仿真测试方法,包括:生成电气组件的物理仿真模型;以第一导线朝第二导线方向的结束端为起始划分线,以第二导线朝第一导线方向的结束端为终止划分线,将仿真模型划分为头部分、中间部分和尾部分,其中,头部分对应于键合线与第一导线的焊盘区域,尾部分对应于键合线与第二导线的焊盘区域;建立头部分的和尾部分的电路模型;建立中间部分的电路模型;将头部分的电路模型、中间部分的电路模型和尾部分的电路模型级联,生成电气组件的仿真电路。本发明实施例还提供了相应的存储介质和电子设备。本发明能够代替全波电磁场仿真软件生成仿真电路,降低成本,减少不必要的资源浪费。

    电气组件中的键合线的仿真测试方法及存储介质和设备

    公开(公告)号:CN107330184B

    公开(公告)日:2020-03-24

    申请号:CN201710514918.1

    申请日:2017-06-29

    申请人: 南通大学

    IPC分类号: G06F30/398 G01R31/28

    摘要: 本发明实施例提供了一种电气组件中的键合线的仿真测试方法,包括:生成电气组件的物理仿真模型;以第一导线朝第二导线方向的结束端为起始划分线,以第二导线朝第一导线方向的结束端为终止划分线,将仿真模型划分为头部分、中间部分和尾部分,其中,头部分对应于键合线与第一导线的焊盘区域,尾部分对应于键合线与第二导线的焊盘区域;建立头部分的和尾部分的电路模型;建立中间部分的电路模型;将头部分的电路模型、中间部分的电路模型和尾部分的电路模型级联,生成电气组件的仿真电路。本发明实施例还提供了相应的存储介质和电子设备。本发明能够代替全波电磁场仿真软件生成仿真电路,降低成本,减少不必要的资源浪费。