计算系统、计算器件和计算方法

    公开(公告)号:CN113160860B

    公开(公告)日:2024-05-07

    申请号:CN202110478689.9

    申请日:2021-04-30

    IPC分类号: G11C7/10 G11C7/12

    摘要: 在存储器计算(“CIM”)系统中,通过将来自CIM存储器电路的电流信号与参考电流进行比较,来计算表示乘法和累加运算结果的电流信号通过电流数模转换器(“DAC”)电路实现。存储器电路可以包括非易失性存储器(“NVM”)单元,其可以是多级或二级NVM单元。存储器元件的特征尺寸可以被二进制加权以对应于多位权重和/或多位输入信号中的各个位置值。可替代地,相等大小的NVM单元可以用于驱动二进制加权大小的晶体管。电流比较操作可以比电压计算更高的速度执行。在一些实施例中,简单的时钟门控开关用于在电流求和分支中生成均匀电流。时钟门控开关还用于限制单元电流导通的时间,从而减少静态功耗。

    用于比较器的电路和用于减少比较器中的反冲噪声方法

    公开(公告)号:CN110957999A

    公开(公告)日:2020-04-03

    申请号:CN201910911710.2

    申请日:2019-09-25

    IPC分类号: H03K5/24 H03M1/08

    摘要: 本公开用于减少和消除反冲噪声的电路和方法。在一个实例中,公开一种用于比较器的电路。电路包括:第一晶体管组、第二晶体管组以及第一开关。第一晶体管组包括具有耦合到第一节点的漏极的第一晶体管以及具有耦合到第一节点的源极的第二晶体管。第一晶体管及第二晶体管的栅极一起耦合到比较器的第一输入端。第二晶体管组包括具有耦合到第二节点的漏极的第三晶体管,以及具有耦合到第二节点的源极的第四晶体管。第三晶体管及第四晶体管的栅极一起耦合到比较器的第二输入端。第一开关连接到第一节点及第二节点且在第一节点与第二节点之间。

    电压放大器、放大输入电压的方法及其系统

    公开(公告)号:CN113852355A

    公开(公告)日:2021-12-28

    申请号:CN202110190026.7

    申请日:2021-02-18

    IPC分类号: H03F3/45

    摘要: 本文揭示内容揭示一种电压放大器、放大输入电压的方法及其系统,是关于基于串接电荷泵浦升压的放大输入电压的系统及方法。在一态样中,根据输入电压将第一电荷储存于第一电容器以获得第二电压。在一态样中,根据储存于第一电容器的第一电荷来放大第二电压以获得第三电压。在一态样中,根据第三电压将第二电荷储存于第二电容器。在一态样中,根据储存于第二电容器的第二电荷来放大第三电压以获得第四电压。

    驱动器、n位驱动器系统与运算放大器缓冲器

    公开(公告)号:CN102243837B

    公开(公告)日:2013-06-05

    申请号:CN201110125741.9

    申请日:2011-05-12

    IPC分类号: G09G3/20 G09G3/36

    CPC分类号: G09G3/3688 G09G2310/027

    摘要: 本发明揭露了一种驱动器、n位驱动器系统与运算放大器缓冲器。驱动器利用运算放大器的终端的选择性偏压,来减少运算放大器输出的偏移。每一运算放大器输入包含晶体管差动输入对,此晶体管差动输入对包含一NMOS晶体管和一PMOS晶体管。在输入电压范围的低端和高端处,这些晶体管是选择性的或分别的耦合至一标准输入或将启动的偏压,以有助于抵消偏差补偿(offset compensation)。对于介于电压范围低端和高端间的输入电压,这些晶体管是以传统方式加以偏压。

    用于比较器的电路和用于减少比较器中的反冲噪声方法

    公开(公告)号:CN110957999B

    公开(公告)日:2023-10-13

    申请号:CN201910911710.2

    申请日:2019-09-25

    IPC分类号: H03K5/24 H03M1/08

    摘要: 本公开用于减少和消除反冲噪声的电路和方法。在一个实例中,公开一种用于比较器的电路。电路包括:第一晶体管组、第二晶体管组以及第一开关。第一晶体管组包括具有耦合到第一节点的漏极的第一晶体管以及具有耦合到第一节点的源极的第二晶体管。第一晶体管及第二晶体管的栅极一起耦合到比较器的第一输入端。第二晶体管组包括具有耦合到第二节点的漏极的第三晶体管,以及具有耦合到第二节点的源极的第四晶体管。第三晶体管及第四晶体管的栅极一起耦合到比较器的第二输入端。第一开关连接到第一节点及第二节点且在第一节点与第二节点之间。

    温度传感器电路及其控制电路和控制方法

    公开(公告)号:CN116773034A

    公开(公告)日:2023-09-19

    申请号:CN202310462801.9

    申请日:2023-04-26

    IPC分类号: G01K7/01 G05D23/20

    摘要: 提供了一种温度传感器电路、控制电路和控制方法。温度传感器电路包括温度传感器和控制电路。控制电路耦合到温度传感器,并包括电流源、采样电路和计算电路。电流源被配置为在不同的时间段内向温度传感器提供第一电流和第二电流。采样电路耦合到温度传感器,并且被配置为当分别提供第一电流和第二电流时从温度传感器获得并存储第一电压信息和第二电压信息。计算电路耦合到采样电路,并且被配置为生成与从第一电压信息减去第二电压信息的差相对应的感测结果。

    计算器件以及方法
    7.
    发明授权

    公开(公告)号:CN112017713B

    公开(公告)日:2023-03-31

    申请号:CN202010484050.7

    申请日:2020-06-01

    IPC分类号: G11C13/00

    摘要: 在一些示例中,计算器件包括多个数模转换器(DAC),多个数模转换器的输出连接到相应的运算放大器、并且输出连接到相应的晶体管的栅极,分别与相应的存储器元件形成串联组合。串联组合连接在参考电压点和导线之间。模数转换器在输入处连接到导线。DAC生成的模拟信号的导通时段长度对应于DAC输入处的相应的数。晶体管生成电流,电流指示相应DAC的输出信号的电平以及用于导通时段的相应存储器元件的存储器状态。组合的电流将具有寄生电容的导线充电或放电到电压,该电压指示由存储器状态加权的数的和。电压被转换成加权和的数字表示。本申请的实施例还涉及一种计算的方法。

    集成电路及其制造方法
    8.
    发明公开

    公开(公告)号:CN114465618A

    公开(公告)日:2022-05-10

    申请号:CN202210039343.3

    申请日:2022-01-13

    IPC分类号: H03K19/0944 G06F30/33

    摘要: 本申请的实施例涉及一种集成电路及其制造方法。该集成电路包括:第一电路,具有m个并联耦合的第一单元,任一第一单元包括一个或多个串联耦合的第一晶体管;以及第二电路,具有n个并联耦合的第二单元,任一第二单元包括一个或多个串联耦合的第二晶体管。第一电路的栅极端子耦合到第二电路的栅极端子。m和n是不同的正整数。

    计算器件以及方法
    9.
    发明公开

    公开(公告)号:CN112017713A

    公开(公告)日:2020-12-01

    申请号:CN202010484050.7

    申请日:2020-06-01

    IPC分类号: G11C13/00

    摘要: 在一些示例中,计算器件包括多个数模转换器(DAC),多个数模转换器的输出连接到相应的运算放大器、并且输出连接到相应的晶体管的栅极,分别与相应的存储器元件形成串联组合。串联组合连接在参考电压点和导线之间。模数转换器在输入处连接到导线。DAC生成的模拟信号的导通时段长度对应于DAC输入处的相应的数。晶体管生成电流,电流指示相应DAC的输出信号的电平以及用于导通时段的相应存储器元件的存储器状态。组合的电流将具有寄生电容的导线充电或放电到电压,该电压指示由存储器状态加权的数的和。电压被转换成加权和的数字表示。本申请的实施例还涉及一种计算的方法。

    小区域高性能的以单元为基础的热二极管

    公开(公告)号:CN103226044A

    公开(公告)日:2013-07-31

    申请号:CN201210546656.4

    申请日:2012-12-14

    IPC分类号: G01K7/01

    摘要: 一种热感测系统包括具有布局的电路,该布局包括成行和成列地布置的标准单元。第一和第二电流源分别提供了第一和第二电流。热感测系统包括热感测单元,第一和第二开关模块,以及模拟数字转换器(ADC)。每个热感测单元均被配置成提供取决于该热感测电流源处的温度的电压降。第一开关模块被配置成选择热感测单元之一。第二开关模块包括至少一个可由控制信号控制的开关。至少一个开关被配置成基于控制信号通过第一开关模块将热感测单元选择性地与第一和第二电流源之一相连接。ADC被配置成将由所选择的热感测单元提供的模拟电压转换成数字值。本发明还提供了一种小区域高性能的以单元为基础的热二极管。