-
公开(公告)号:CN105556851B
公开(公告)日:2019-05-17
申请号:CN201480049955.4
申请日:2014-09-12
申请人: 瑞士优北罗股份有限公司
发明人: 扬尼斯·特萨特萨拉戈斯 , 尼古劳斯·L·卡尼斯特拉斯 , 瓦西利斯·帕里奥拉斯
摘要: 用于从多个值中识别两个被选值的方法及装置。本发明是针对从值的集合中识别被选值。根据实施例,用于从多个值中识别两个被选值的方法包括:将所述多个值分隔为成对值;对于每一对值,使用比较器来选择两个值中的一个,以由每一对中的被选值形成向量;以及施加向量到识别在所述向量的值中的第一极值和第二极值的硬件单元。应用领域是使用诸如最小和算法及其变体(例如归一化的最小和、偏移的最小和、校正的最小和等)之类的和‑积算法的近似的硬件LDPC解码器。
-
公开(公告)号:CN105556851A
公开(公告)日:2016-05-04
申请号:CN201480049955.4
申请日:2014-09-12
申请人: 瑞士优北罗股份有限公司
发明人: 扬尼斯·特萨特萨拉戈斯 , 尼古劳斯·L·卡尼斯特拉斯 , 瓦西利斯·帕里奥拉斯
CPC分类号: G06F11/0751 , H03M13/1102 , H03M13/112 , H03M13/1122 , H03M13/6502 , H03M13/6572 , H03M13/658
摘要: 本发明是针对从值的集合中识别被选值。根据实施例,用于从多个值中识别两个被选值的方法包括:将所述多个值分隔为成对值;对于每一对值,使用比较器来选择两个值中的一个,以由每一对中的被选值形成向量;以及施加向量到识别在所述向量的值中的第一极值和第二极值的硬件单元。应用领域是使用诸如最小和算法及其变体(例如归一化的最小和、偏移的最小和、校正的最小和等)之类的和-积算法的近似的硬件LDPC解码器。
-
公开(公告)号:CN105556852B
公开(公告)日:2019-05-17
申请号:CN201480051479.X
申请日:2014-09-18
申请人: 瑞士优北罗股份有限公司
发明人: 艾哈迈德·S·迈赫迪 , 尼古劳斯·L·卡尼斯特拉斯 , 瓦西利斯·帕里奥拉斯
摘要: 对纠错码进行编码的方法和编码器。根据实施例,一种用于纠错编码的编码器包括:被配置成接收消息位向量并且根据消息位向量计算中间奇偶位向量的第一硬件资源,其中中间奇偶位向量是基于对应于消息位的奇偶校验矩阵的子矩阵计算出的;以及被配置成根据中间奇偶位向量计算奇偶位向量的第二硬件资源,其中第二硬件资源被配置成计算多个不同的码的奇偶位,并且其中被配置成计算用于码中的特定一个码的奇偶位的硬件资源的部分与被配置成计算用于码中的另一特定的一个码的奇偶位的硬件资源的部分公共地共享。因此,相同的编码器硬件可以使用降低的存储和硬件复杂性要求来执行关于不同块长度和/或码速率的编码。
-
公开(公告)号:CN105556852A
公开(公告)日:2016-05-04
申请号:CN201480051479.X
申请日:2014-09-18
申请人: 瑞士优北罗股份有限公司
发明人: 艾哈迈德·S·迈赫迪 , 尼古劳斯·L·卡尼斯特拉斯 , 瓦西利斯·帕里奥拉斯
CPC分类号: H03M13/1102 , H03M13/1148 , H03M13/116 , H03M13/13 , H03M13/611 , H03M13/618 , H03M13/6362 , H03M13/6502 , H03M13/6516 , H03M13/6527 , H03M13/6572
摘要: 本发明是针对一种关于低密度奇偶校验(LDPC)码的奇偶校验编码器并且涉及一种编码方法。根据实施例,一种用于纠错编码的编码器包括:被配置成接收消息位向量并且根据消息位向量计算中间奇偶位向量的第一硬件资源,其中中间奇偶位向量是基于对应于消息位的奇偶校验矩阵的子矩阵计算出的;以及被配置成根据中间奇偶位向量计算奇偶位向量的第二硬件资源,其中第二硬件资源被配置成计算多个不同的码的奇偶位,并且其中被配置成计算用于码中的特定一个码的奇偶位的硬件资源的部分与被配置成计算用于码中的另一特定的一个码的奇偶位的硬件资源的部分公共地共享。因此,相同的编码器硬件可以使用降低的存储和硬件复杂性要求来执行关于不同块长度和/或码速率的编码。
-
-
-