多个上行链路端口设备
    3.
    发明授权

    公开(公告)号:CN109154924B

    公开(公告)日:2024-02-27

    申请号:CN201780032402.1

    申请日:2017-05-29

    申请人: 英特尔公司

    IPC分类号: G06F13/40 G06F13/42

    摘要: 设备被提供有两个或更多个上行链路端口,其用于经由两个或更多个链路将设备连接到一个或多个插口,其中,插口中的每一个包括一个或多个处理核心,并且两个或更多个链路中的每一个都符合特定互连协议。设备还包括I/O逻辑,其用于:识别将被发送到一个或多个处理核心以进行处理的数据,确定与数据相关联的亲和属性,以及基于亲和属性来确定两个或更多个链路中的哪一个用于将数据发送到一个或多个处理核心。

    带内重定时器寄存器访问

    公开(公告)号:CN110262923B

    公开(公告)日:2023-07-21

    申请号:CN201910536434.6

    申请日:2017-02-22

    申请人: 英特尔公司

    发明人: D·D·夏尔马

    IPC分类号: G06F11/10 G06F13/16 G06F13/42

    摘要: 从第一设备的特定寄存器访问数据,该第一设备经由包括至少一个重定时器设备的链路连接到第二设备。特定寄存器对应于在与重定时器的带内事务中发送的请求,并且数据对应于与重定时器的特定事务。在第一设备处生成至少一个有序集合以包括用数据编码的位子集,其中具有编码的位子集的有序集合将在链路上发送,并且位子集将由重定时器在特定事务中进行处理。

    多个上行链路端口设备
    5.
    发明公开

    公开(公告)号:CN117336381A

    公开(公告)日:2024-01-02

    申请号:CN202311432940.3

    申请日:2017-05-29

    申请人: 英特尔公司

    IPC分类号: H04L69/14 H04L69/18

    摘要: 设备被提供有两个或更多个上行链路端口,其用于经由两个或更多个链路将设备连接到一个或多个插口,其中,插口中的每一个包括一个或多个处理核心,并且两个或更多个链路中的每一个都符合特定互连协议。设备还包括I/O逻辑,其用于:识别将被发送到一个或多个处理核心以进行处理的数据,确定与数据相关联的亲和属性,以及基于亲和属性来确定两个或更多个链路中的哪一个用于将数据发送到一个或多个处理核心。

    减少引脚计数接口
    6.
    发明授权

    公开(公告)号:CN109074341B

    公开(公告)日:2023-04-18

    申请号:CN201780025415.6

    申请日:2017-04-14

    申请人: 英特尔公司

    IPC分类号: G06F13/40

    摘要: 提供了一种装置,包括一组寄存器和计算块的接口。计算块包括物理层块或介质访问控制层块中的一个。该接口包括用于发送异步信号的一个或多个引脚、用于接收异步信号的一个或多个引脚,以及一组引脚,用于传送特定信号以访问该组寄存器,其中定义接口的一组控制和状态信号被映射到该组寄存器的相应位。

    带内重定时器寄存器访问
    7.
    发明公开

    公开(公告)号:CN108701023A

    公开(公告)日:2018-10-23

    申请号:CN201780012518.9

    申请日:2017-02-22

    申请人: 英特尔公司

    发明人: D·D·夏尔马

    IPC分类号: G06F9/30 G06F13/42 G06F11/10

    摘要: 从第一设备的特定寄存器访问数据,该第一设备经由包括至少一个重定时器设备的链路连接到第二设备。特定寄存器对应于在与重定时器的带内事务中发送的请求,并且数据对应于与重定时器的特定事务。在第一设备处生成至少一个有序集合以包括用数据编码的位子集,其中具有编码的位子集的有序集合将在链路上发送,并且位子集将由重定时器在特定事务中进行处理。

    用于带内重定时器寄存器访问的装置和系统

    公开(公告)号:CN108701023B

    公开(公告)日:2023-10-31

    申请号:CN201780012518.9

    申请日:2017-02-22

    申请人: 英特尔公司

    发明人: D·D·夏尔马

    IPC分类号: G06F9/30 G06F13/42 G06F11/10

    摘要: 从第一设备的特定寄存器访问数据,该第一设备经由包括至少一个重定时器设备的链路连接到第二设备。特定寄存器对应于在与重定时器的带内事务中发送的请求,并且数据对应于与重定时器的特定事务。在第一设备处生成至少一个有序集合以包括用数据编码的位子集,其中具有编码的位子集的有序集合将在链路上发送,并且位子集将由重定时器在特定事务中进行处理。

    多个上行链路端口设备
    9.
    发明公开

    公开(公告)号:CN109154924A

    公开(公告)日:2019-01-04

    申请号:CN201780032402.1

    申请日:2017-05-29

    申请人: 英特尔公司

    IPC分类号: G06F13/40 G06F13/42

    CPC分类号: G06F13/4282 G06F13/4072

    摘要: 设备被提供有两个或更多个上行链路端口,其用于经由两个或更多个链路将设备连接到一个或多个插口,其中,插口中的每一个包括一个或多个处理核心,并且两个或更多个链路中的每一个都符合特定互连协议。设备还包括I/O逻辑,其用于:识别将被发送到一个或多个处理核心以进行处理的数据,确定与数据相关联的亲和属性,以及基于亲和属性来确定两个或更多个链路中的哪一个用于将数据发送到一个或多个处理核心。