一种高速采样器电路、一种高速采样器及采样方法

    公开(公告)号:CN116599532A

    公开(公告)日:2023-08-15

    申请号:CN202310564952.5

    申请日:2023-05-18

    IPC分类号: H03M1/12 H03M1/06

    摘要: 本发明公开一种高速采样器电路、一种高速采样器及采样方法,该抗辐射加固高速采样器电路,包括PMOS管M1,PMOS管M2,PMOS管M3,PMOS管M6,PMOS管M11,PMOS管M9,NMOS管M4,NMOS管M7,NMOS管M5,NMOS管M8,NMOS管M10,电流源Is1以及电流源Is2;该高速采样器电路设计有两个等效的电流源Is,用来补偿粒子辐照引起的节点Vout1和Vout2的扰动,电流源Is的设置增大了电路结构的抗单粒子翻转的临界电荷,增加了该结构在采样过程中的抗辐射性能。

    一种基于硬件仲裁的边带管理电路及方法

    公开(公告)号:CN111800226B

    公开(公告)日:2023-02-07

    申请号:CN202010612890.7

    申请日:2020-06-30

    摘要: 本发明公开了一种基于硬件仲裁的边带管理电路及方法,边带管理电路中接收帧处理单元、简化介质独立接口、硬件仲裁单元、寄存器和发送帧处理单元均与主控制单元连接,系统总线接口、接收帧处理单元和发送帧处理单元均与通道仲裁单元连接,接收帧处理单元、发送帧处理单元和硬件仲裁单元均与简化介质独立接口连接。本发明基于硬件仲裁的边带管理电路在硬件上仅需增加两个外部引脚,通过环路上的设备之间直接进行仲裁操作码收发进行硬件仲裁控制,整个仲裁过程无需BMC与电路之间进行命令响应交互,减少了仲裁的等待时间;采用令牌传递的策略进行发送器的选定,仅持有令牌者可以进行数据发送,确保了发送权的传递,避免了发送冲突,提升了处理的效率。

    一种有线信号传输电路
    3.
    发明公开

    公开(公告)号:CN115022421A

    公开(公告)日:2022-09-06

    申请号:CN202210602929.6

    申请日:2022-05-30

    IPC分类号: H04L69/18 H04L9/40 H04L7/033

    摘要: 本发明属于传输策略领域,具体涉及一种有线信号传输电路。本发明公开了一种基于正交频分复用的有线信号传输设计方法,适于进行1553B、CAN、RS422/RS485以及快速以太网等多种协议数据的传输,提高了协议处理的效率与兼容性;在OFDM进行逆傅里叶变换前,采用共轭反序数据类型转换消除了傅里叶变换的虚部,提高了基带处理单元的工程可实施性;在接收基带数据时,基于数据同步头识别,并采用能量检测模块和AGC模块,提高了数据接收的可靠性;采用了灵活的加密策略,能够根据系统数据冗余开销和延迟需求,灵活选择加密策略,提高数据传输的安全性;提出了由DAC、PA、PGA、ADC等主要芯片构成的收发单元的基本实现结构,用于支持不同协议总线信号的传输。

    一种判决反馈均衡电路和高速信号信道传输结构

    公开(公告)号:CN113992485A

    公开(公告)日:2022-01-28

    申请号:CN202111258539.3

    申请日:2021-10-27

    IPC分类号: H04L25/03

    摘要: 本发明公开了一种判决反馈均衡电路和高速信号信道传输结构,判决反馈均衡电路通过对比判决反馈均衡正向最大补偿后幅值与反向最大补偿后幅值,获得后标分量在两种情况下均衡滤波器对输入信号的补偿情况,并实时调整滤波器控制系数,优化判决反馈均衡电路的均衡方案,使均衡后信号达到最佳状态。均衡算法简单,控制环路明确,电路结构实现容易。当判决反馈均衡正向最大补偿后幅值绝对值小于反向最大补偿后幅值绝对值时,需要增加均衡滤波器系数的绝对值;当判决反馈均衡正向最大补偿后幅值绝对值大于反向最大补偿后幅值绝对值时,需要减小均衡滤波器系数的绝对值。

    一种数模混合IP的时序生成方法、系统、装置及介质

    公开(公告)号:CN116822426A

    公开(公告)日:2023-09-29

    申请号:CN202310547557.6

    申请日:2023-05-15

    IPC分类号: G06F30/3312 G06F115/08

    摘要: 本发明公开了一种数模混合IP的时序生成方法、系统、装置及介质,包括:获取数模混合IP的时序弧需求;基于数模混合IP的时序弧需求,提取数模混合IP中数字模块的时序弧的时序信息库文件;基于数模混合IP的时序弧需求,生成数模混合IP中与模拟模块相关的伪时序弧的时序信息库文件;基于时序弧的时序信息库文件和伪时序弧的时序信息库文件,生成数模混合IP的时序信息库文件。本发明的整个过程不需要调用电路仿真器进行仿真,不需要人工推算与整理,只需用户输入时序弧需求,即可快速、高效的生成数模混合IP的时序信息库文件,解决了相关技术中数模混合IP的时序生成时繁琐易错、需求大量计算和存储资源及生成耗时等问题。

    一种基于DICE和Miller-C结构的抗辐射采样器电路结构

    公开(公告)号:CN116599533A

    公开(公告)日:2023-08-15

    申请号:CN202310685603.9

    申请日:2023-06-09

    IPC分类号: H03M1/12

    摘要: 本发明公开了一种基于DICE和Miller‑C结构的抗辐射采样器电路结构,属于集成电路设计领域,本电路结构包括DICE模块和Miller‑C模块,DICE模块能够通过相邻节点之间的冗余数据恢复被单粒子轰击的存储节点的存储数据,从而提升整个电路结构在求值和保持阶段的抗辐射和抗干扰能力;通过与DICE模块相配合的Miller‑C模块,将采集到的数据样本,即存储节点中的存储数据进行冗余合并以及缓冲并输出,从而避免单粒子瞬态脉冲直接输出,两个模块协同配合下,大大提高了采样器的抗单粒子辐射能力;本采样器电路结构的原理和结构简单,便于制作和实施,具有良好的推广应用价值。

    一种抗单粒子翻转效应的LVDS接口发射器电路

    公开(公告)号:CN108762991B

    公开(公告)日:2021-08-03

    申请号:CN201810569560.7

    申请日:2018-06-05

    IPC分类号: G06F11/18 G06F13/40

    摘要: 本发明一种抗单粒子翻转效应的LVDS接口发射器电路,包括三组数字控制逻辑,五个多数表决电路和一个驱动电路。针对空间辐射环境特点,对LVDS接口发射器电路数字控制部分进行三模冗余处理,当其中一路数字控制逻辑发生单粒子翻转效应时,LVDS接口发射器电路仍能够正常工作,使发射器电路抗单粒子翻转性能大幅提升;同时,保留驱动电路的单模结构,确保发射器输出驱动电路输出接口电特性保持不变。多数表决电路采用简洁的12管单元结构,减小LVDS接口发射器面积。本发明结构简单,易于实现,适用于常规LVDS接口发射器电路的单粒子翻转效应加固,提高了LVDS接口发射器电路在空间应用中的可靠性。

    一种基于硬件仲裁的边带管理电路及方法

    公开(公告)号:CN111800226A

    公开(公告)日:2020-10-20

    申请号:CN202010612890.7

    申请日:2020-06-30

    摘要: 本发明公开了一种基于硬件仲裁的边带管理电路及方法,边带管理电路中接收帧处理单元、简化介质独立接口、硬件仲裁单元、寄存器和发送帧处理单元均与主控制单元连接,系统总线接口、接收帧处理单元和发送帧处理单元均与通道仲裁单元连接,接收帧处理单元、发送帧处理单元和硬件仲裁单元均与简化介质独立接口连接。本发明基于硬件仲裁的边带管理电路在硬件上仅需增加两个外部引脚,通过环路上的设备之间直接进行仲裁操作码收发进行硬件仲裁控制,整个仲裁过程无需BMC与电路之间进行命令响应交互,减少了仲裁的等待时间;采用令牌传递的策略进行发送器的选定,仅持有令牌者可以进行数据发送,确保了发送权的传递,避免了发送冲突,提升了处理的效率。

    一种抗辐射加固Guard-Gate锁存器电路结构

    公开(公告)号:CN118335722A

    公开(公告)日:2024-07-12

    申请号:CN202410369239.X

    申请日:2024-03-28

    IPC分类号: H01L23/552

    摘要: 本发明公开了一种抗辐射加固Guard‑Gate锁存器电路结构,传输门S1连接Delay单元的一端,Delay单元的另一端作为Qd节点分别连接N型场效应晶体管Mn2的栅极和Mp2的栅极;Mn2的漏极和Mp2的漏极连接作为Qn节点连接三态门Sinv的输入,三态门Sinv的输出连接传输门S1和Delay单元形成Q节点;Mn2的源极分别连接Mn1的漏极和受控电流源Is2的一端,Mn1的源极和受控电流源Is2的另一端接地;Mp2的源极分别连接Mp1的漏极和受控电流源Is1的一端,Mp1的源极和受控电流源Is1的另一端连接电源vdd;Mn1的栅极和Mp1的栅极连接Q节点。可有效的提高GG‑Latch结构保持阶段的抗单粒子翻转能力。