一种应用于逐次逼近型模数转换器的数据权重平均算法

    公开(公告)号:CN106027049A

    公开(公告)日:2016-10-12

    申请号:CN201610317657.X

    申请日:2016-05-12

    IPC分类号: H03M1/08 H03M1/14 H03M1/12

    摘要: 本发明公开了一种应用于逐次逼近型模数转换器的数据权重平均算法,在逐次逼近型模数转换器电路中加入伪随机数生成器,伪随机数生成器在逐次逼近型模数转换器每次量化前,产生随机pin码,pin码通过逐次逼近型控制逻辑决定每个单位电容连接,使单位电容随机组成不同权重的电容。本发明将DWA算法应用于SAR ADC结构中,使得输出信号的谐波压制到噪底,实现对输出信号噪声的一阶整形,使得SAR ADC的无散动态范围提高;当SAR ADC量化次数达到一定数量时,DWA算法能使得电容失配分摊到每一次量化中,实现电容是失配的平均化,减小电容失配对SAR ADC静态特性和动态特性的影响,提高SAR ADC的量化精度。

    一种逐次逼近型模数转换器及其开关时序

    公开(公告)号:CN105933007A

    公开(公告)日:2016-09-07

    申请号:CN201610231354.6

    申请日:2016-04-14

    IPC分类号: H03M1/38

    CPC分类号: H03M1/38

    摘要: 本发明涉及一种逐次逼近型模数转换器及其开关时序。该开关时序包括采样步骤和转换周期步骤。本发明采用上极板采样和单边电容同时转换方法使MSB和MSB‑1位量化的功耗为0,同时通过将MSB电容进行拆分并在激活的电容阵列上使用回打技术,使从MSB‑2开始的开关周期可以只使用三个参考电平(Vcm、Vref和Gnd)中的两个(Vcm和Vref、Vcm和Gnd)作为参考电平来切换正在使用的电容阵列,最终提出了一种高线性度,高能效SAR‑ADC开关时序。

    一种逐次逼近型模数转换器及其开关时序

    公开(公告)号:CN105933007B

    公开(公告)日:2019-01-29

    申请号:CN201610231354.6

    申请日:2016-04-14

    IPC分类号: H03M1/38

    摘要: 本发明涉及一种逐次逼近型模数转换器及其开关时序。该开关时序包括采样步骤和转换周期步骤。本发明采用上极板采样和单边电容同时转换方法使MSB和MSB‑1位量化的功耗为0,同时通过将MSB电容进行拆分并在激活的电容阵列上使用回打技术,使从MSB‑2开始的开关周期可以只使用三个参考电平(Vcm、Vref和Gnd)中的两个(Vcm和Vref、Vcm和Gnd)作为参考电平来切换正在使用的电容阵列,最终提出了一种高线性度,高能效SAR‑ADC开关时序。

    一种具有频率周跳消除的快速锁定采样锁相环电路

    公开(公告)号:CN118971870A

    公开(公告)日:2024-11-15

    申请号:CN202411130391.9

    申请日:2024-08-16

    摘要: 本发明涉及具有频率周跳消除的快速锁定采样锁相环电路,包括:周跳消除单元、时钟信号生成单元、采样鉴相器单元、自适应信号输出单元;时钟信号生成单元利用输出的频率信号,生成相位无交叠的第一时钟信号和第二时钟信号;周跳消除单元根据第一时钟信号和参考时钟信号生成控制信号,控制信号用于控制自适应跨导放大器输出的电流信号的大小;采样鉴相器单元利用第一时钟信号、第二时钟信号和参考时钟信号之间的相位误差,转换获得第一电压信号;自适应信号输出单元响应于控制信号,将第一电压信号转换为电流信号,并利用电流信号转换获得频率信号。该方法可有效消除输出的频率信号中频率周跳,提高锁相环稳定性,显著提高锁相环的锁相精度和速度。

    基于SAR逻辑的时钟和数据恢复电路及数据接口电路

    公开(公告)号:CN118554947A

    公开(公告)日:2024-08-27

    申请号:CN202410747641.7

    申请日:2024-06-11

    摘要: 本发明公开了一种基于SAR逻辑的时钟和数据恢复电路,包括环形振荡器,用于提供覆盖多个频带的时钟信号;鉴频鉴相器,用于判断输入数据与时钟的相位差距并生成UP/DN信号和指示频率极性的SLOW信号;电荷泵,用于根据UP/DN信号产生对应的充放电电流;环路滤波器,用于将电荷泵的输出电流转化成电压信号,进而控制环形振荡器的频率;频带切换电路,用于根据SLOW信号控制环形振荡器的频带跳变与整个环路的工作状态,以实现快速的时钟频率捕获;相位跟踪模式切换电路,用于在环路完成频率捕获后切换到相位跟踪模式。本发明采用基于SAR逻辑的频带间搜索方案,大幅度缩短了频率捕获所需要的时间,提高了CDR的锁定速度。

    高精度ADC的静态特性内建自测试电路

    公开(公告)号:CN118316449A

    公开(公告)日:2024-07-09

    申请号:CN202410467822.4

    申请日:2024-04-18

    IPC分类号: H03M1/10 H03M1/08 H03M1/12

    摘要: 本发明提供的高精度ADC的静态特性内建自测试电路,包括:在采样保持阶段,对输入的外部共模信号Vcm作采样得到采样共模信号;在第一次量化阶段,根据正输入端信号Vip对采样共模信号作采样放大处理,并降低输出阻抗得到第一放大共模信号;在第二量化阶段,根据负输入端信号Vin对采样共模信号作采样放大处理,并降低输出阻抗得到第二放大共模信号;其中,正输入端信号Vip与负输入端信号Vin是一对差分信号;对第一放大共模信号和第二放大共模信号均作量化,并对两者的量化结果求平均得到高精度测试信号。在本发明中,根据一对差分信号对采样共模信号作量化处理,并将两次量化的结果进行求和处理,消除了采样热噪声。

    基于浮空采样的乘法型数模转换器及射频直采模数转换器

    公开(公告)号:CN118018027A

    公开(公告)日:2024-05-10

    申请号:CN202410139174.X

    申请日:2024-01-31

    摘要: 本发明公开了一种基于浮空采样的乘法型数模转换器,包括开关电容电路和放大电路;开关电容电路包括采样电容和多个开关;通过控制不同开关的开启和关断,使得采样电容的顶极板或底极板不与固定电位相连,而是处于浮空状态;开关电容电路基于顶极板浮空或底极板浮空的状态实现对差分输入信号的采样,并在采样过程中隔离掉差分输入信号中的共模信息,得到高质量的差分采样信号;放大电路用于对差分采样信号量化后产生的余量信号进行放大。该电路通过浮空采样的方式,可以隔离来自输入共模信号的扰动,防止该共模信号的变化沿着流水线模数转换器的各级传输下去,从而提升了整体模数转换器的性能。

    基于自归零校准和快速回踢恢复的高精度仪表放大器

    公开(公告)号:CN117498811A

    公开(公告)日:2024-02-02

    申请号:CN202311576133.9

    申请日:2023-11-23

    摘要: 本发明公开了一种基于自归零校准和快速回踢恢复的高精度仪表放大器,包括:共模采样输入斩波电路、自归零斩波放大电路和低通滤波输出电路;其中,共模采样输入斩波电路被配置为在共模采样和自归零阶段传输共模信号,在差分信号放大阶段传输差分信号;第一开关组断开,自归零斩波放大电路被配置为在共模采样和自归零阶段实现共模采样和自归零,第一开关组导通,自归零斩波放大电路被配置为在差分信号放大阶段实现信号放大;低通滤波输出电路被配置为在差分信号放大阶段输出放大后的差分信号。本发明实现了一个高输入阻抗、低噪声、低失调的低功耗的高驱动能力仪表放大器。

    一种基于Cascode结构的混合式高速淬灭电路及方法

    公开(公告)号:CN117490839A

    公开(公告)日:2024-02-02

    申请号:CN202311444918.0

    申请日:2023-11-01

    IPC分类号: G01J1/44

    摘要: 本发明公开了一种基于Cascode结构的混合式高速淬灭电路及方法,电路包括:单光子雪崩光电二极管SPAD、Cascode结构单元、延迟保持电路和单稳态电路,单光子雪崩光电二极管SPAD触发载流子的雪崩倍增效应实现单个光子的检测,Cascode结构单元让单光子雪崩光电二极管SPAD承受高的过偏压,延迟保持电路产生时间可控的延时时间,单稳态电路产生脉冲宽度可调的单脉冲复位信号,向Cascode结构单元发送复位信号,Cascode结构单元根据触发复位信号使得单光子雪崩光电二极管SPAD两端的反向偏压大于雪崩击穿电压,单光子雪崩光电二极管SPAD恢复到工作状态。方法基于上述电路。本发明采用被动淬灭和可变负载淬灭相结合的方法,通过引入Cascode结构实现了缩短淬灭时间、提高单光子探测响应速度目的。