缓冲器电路
    1.
    发明授权

    公开(公告)号:CN101207379B

    公开(公告)日:2012-05-30

    申请号:CN200710301530.X

    申请日:2007-12-21

    发明人: 吕鸿文 苏朝琴

    摘要: 本发明关于一种具有一输入端子及一输出端子的缓冲器电路,包含:第一反相器,具有耦接至该输入端子的输入节点及耦接至输出端子的输出节点;第二反相器,具有耦接至参考电压的输入节点及输出节点;第三反相器,具有耦接至输出端子的输入节点及耦接至该第二反相器的输出节点的输出节点;第四反相器,具有耦接至第二反相器的输出节点的输入节点及耦接至输出端子的输出节点;第五反相器,具有输入节点及耦接至输出端子的输出节点;第六反相器,具有输入节点及耦接至第二反相器的输出节点的输出节点;第一电阻性器件,耦接于输出端子与该第五反相器的输入节点之间;及第二电阻性器件,耦接于第二反相器输出节点与该第六反相器的输入节点之间。

    缓冲器电路
    2.
    发明公开

    公开(公告)号:CN101207379A

    公开(公告)日:2008-06-25

    申请号:CN200710301530.X

    申请日:2007-12-21

    发明人: 吕鸿文 苏朝琴

    摘要: 本发明关于一种具有一输入端子及一输出端子的缓冲器电路,包含:第一反相器,具有耦接至该输入端子的输入节点及耦接至输出端子的输出节点;第二反相器,具有耦接至参考电压的输入节点及输出节点;第三反相器,具有耦接至输出端子的输入节点及耦接至该第二反相器的输出节点的输出节点;第四反相器,具有耦接至第二反相器的输出节点的输入节点及耦接至输出端子的输出节点;第五反相器,具有输入节点及耦接至输出端子的输出节点;第六反相器,具有输入节点及耦接至第二反相器的输出节点的输出节点;第一电阻性器件,耦接于输出端子与该第五反相器的输入节点之间;及第二电阻性器件,耦接于第二反相器输出节点与该第六反相器的输入节点之间。

    振荡电路及振荡器
    3.
    发明授权

    公开(公告)号:CN101499800B

    公开(公告)日:2012-11-07

    申请号:CN200810006701.0

    申请日:2008-01-28

    发明人: 吕鸿文 苏朝琴

    IPC分类号: H03L7/099

    摘要: 本发明一种振荡电路,其中的第一反相器与第二反相器分别接收一第一信号与一第二信号,并分别将第一信号以及第二信号反相,以分别输出第一反相信号与第二反相信号。在第一反相器的输出端电性连接有一第一电感性负载,在第二反相器的输出端电性连接有一第二电感性负载。此外,一电容性负载分别电性连接至第一反相器的输出端与第二反相器的输出端,分别接收该第一反相信号以及该第二反相信号,其中该电容负载的电容值随一控制信号改变。本发明的数字式振荡电路,由于电路本身是通过数字电路单元实现预期,减少大面积被动式元件如电感电容电阻的使用,同时也减少大面积主动元件如电流源的使用,因此可以减少电路面积,并且可操作在较低的供应电压。

    振荡电路
    4.
    发明公开

    公开(公告)号:CN101499800A

    公开(公告)日:2009-08-05

    申请号:CN200810006701.0

    申请日:2008-01-28

    发明人: 吕鸿文 苏朝琴

    IPC分类号: H03L7/099

    摘要: 本发明一种振荡电路,其中的第一反相器与第二反相器分别接收一第一信号与一第二信号,并分别将第一信号以及第二信号反相,以分别输出第一反相信号与第二反相信号。在第一反相器的输出端电性连接有一第一电感性负载,在第二反相器的输出端电性连接有一第二电感性负载。此外,一电容性负载分别电性连接至第一反相器的输出端与第二反相器的输出端,分别接收该第一反相信号以及该第二反相信号,其中该电容负载的电容值随一控制信号改变。本发明的数字式振荡电路,由于电路本身是通过数字电路单元实现预期,减少大面积被动式元件如电感电容电阻的使用,同时也减少大面积主动元件如电流源的使用,因此可以减少电路面积,并且可操作在较低的供应电压。

    信号延迟电路
    5.
    发明授权

    公开(公告)号:CN101499790B

    公开(公告)日:2012-06-27

    申请号:CN200810006704.4

    申请日:2008-01-28

    发明人: 吕鸿文 苏朝琴

    IPC分类号: H03K5/13 H03K5/14

    摘要: 本发明公开了一种信号延迟电路,包括有一电容负载组件,此组件具有一第一输入端、一第二输入端以及一第三输入端,其中第一输入端接收一第一信号,第二输入端接收一第二信号,第二信号为第一信号的反相信号,第三输入端接收一控制信号,其中该电容负载组件的电容值随该控制信号改变。

    信号延迟电路
    6.
    发明公开

    公开(公告)号:CN101499790A

    公开(公告)日:2009-08-05

    申请号:CN200810006704.4

    申请日:2008-01-28

    发明人: 吕鸿文 苏朝琴

    IPC分类号: H03K5/13 H03K5/14

    摘要: 本发明公开了一种信号延迟电路,包括有一电容负载组件,此组件具有一第一输入端、一第二输入端以及一第三输入端,其中第一输入端接收一第一信号,第二输入端接收一第二信号,第二信号为第一信号的反相信号,第三输入端接收一控制信号,其中该电容负载组件的电容值随该控制信号改变。