随机扰动消除电路、芯片、系统及方法

    公开(公告)号:CN113708760B

    公开(公告)日:2024-06-04

    申请号:CN202110914261.4

    申请日:2021-08-10

    IPC分类号: H03M1/06

    摘要: 本申请提供一种随机扰动消除电路、芯片、系统及方法,该电路包括:权重计算模块,其输入端分别连接量化器的输出端及随机扰动产生模块的输出端,用于接收数字信号与随机扰动的数字量,基于数字信号与随机扰动的数字量利用最小均方差算法计算权重偏差迭代系数,根据权重偏差迭代系数实时更新扰动权重;扰动消除模块,其输入端分别连接量化器的输出端及权重计算模块的输出端,用于根据实时更新的所述扰动权重消除所述量化器输出数字信号中的扰动信号根据权重偏差迭代系数实时更新扰动权重,进而实时计算当前的扰动权重,实现扰动权重自我校准功能;即使当前芯片的制造工艺或工作环境发生变化,也能够动态调整扰动权重,进而较为理想化的消除数字信号中扰动信号。

    随机扰动消除电路、芯片、系统及方法

    公开(公告)号:CN113708760A

    公开(公告)日:2021-11-26

    申请号:CN202110914261.4

    申请日:2021-08-10

    IPC分类号: H03M1/06

    摘要: 本申请提供一种随机扰动消除电路、芯片、系统及方法,该电路包括:权重计算模块,其输入端分别连接量化器的输出端及随机扰动产生模块的输出端,用于接收数字信号与随机扰动的数字量,基于数字信号与随机扰动的数字量利用最小均方差算法计算权重偏差迭代系数,根据权重偏差迭代系数实时更新扰动权重;扰动消除模块,其输入端分别连接量化器的输出端及权重计算模块的输出端,用于根据实时更新的所述扰动权重消除所述量化器输出数字信号中的扰动信号根据权重偏差迭代系数实时更新扰动权重,进而实时计算当前的扰动权重,实现扰动权重自我校准功能;即使当前芯片的制造工艺或工作环境发生变化,也能够动态调整扰动权重,进而较为理想化的消除数字信号中扰动信号。

    高速并串转换电路
    5.
    发明公开

    公开(公告)号:CN116054841A

    公开(公告)日:2023-05-02

    申请号:CN202211528780.8

    申请日:2022-11-30

    IPC分类号: H03M9/00

    摘要: 本发明提供一种高速并串转换电路,所述高速并串转换电路包括时钟分频模块、低速CMOS并串转换模块及高速双极并串转换模块,低速CMOS并串转换模块包括N1级依次级联并呈树形结构的CMOS并串转换单元,高速双极并串转换模块包括N2级依次级联并呈树形结构的双极并串转换单元,也就是说,低速部分采用CMOS器件实现,高速部分采用双极型器件实现,通过二者的结合,能综合提高数据传输速率,并降低了并串转换电路的功耗和面积;同时,低速CMOS并串转换模块及高速双极并串转换模块全部使用树形结构,进一步提高了数据传输速率。

    比较器阈值电压选择电路及方法
    6.
    发明公开

    公开(公告)号:CN113507282A

    公开(公告)日:2021-10-15

    申请号:CN202110770449.6

    申请日:2021-07-07

    IPC分类号: H03K5/24 H03M1/12

    摘要: 本发明提供一种比较器阈值电压选择电路及方法中,在本发明的比较器阈值电压选择方法中,先提供多个备选阈值电压,再将比较器的理想阈值电压与多个备选阈值电压逐一比较判定,能快速有效地选择出略小于理想阈值电压的备选阈值电压作为比较器的阈值电压,基于失调电压的偏差值的逐渐逼近,能有效地对阈值电压进行校正,消除了失调电压对比较器输出结果准确性的影响,进而消除了系统上的失码问题;且整个比较器阈值电压选择电路为基于比较器的简单结构,不改变流水级模数转换器中Sub‑ADC电路结构,不需要增加额外的运算单元,因此,该电路结构可以适配在任何流水级模数转换器中,在流水级模数转换器电路上电时自动选择合适的比较器阈值,适用范围广。