-
公开(公告)号:CN108352836A
公开(公告)日:2018-07-31
申请号:CN201680065848.X
申请日:2016-10-13
申请人: 高通股份有限公司
IPC分类号: H03K19/0175 , H03F3/45
CPC分类号: H03G3/20 , H03F1/301 , H03F3/45197 , H03F3/45479 , H03F2203/45154 , H03F2203/45458 , H03F2203/45488 , H03F2203/45494 , H03G1/0023 , H03G1/0029 , H03G5/28 , H03K19/018514
摘要: 电压增益放大器(VGA)被配置成具有减小的电源噪声。该VGA包括第一电阻器、第一FET、以及耦合在第一电压轨和第二电压轨之间的第一电流源。该VGA包括第二电阻器、第二FET、以及耦合在电压轨之间的第二电流源。可变电阻器耦合在该第一FET和该第二FET的相应源极之间。各可变电容器分别耦合在该第一电压轨或第三电压轨与该第一输入FET和该第二输入FET的源极之间。如果电容器耦合到该第一电压轨,则若施加到各FET的栅极的输入差分信号是从该第一电压轨处的电源电压衍生的,则发生跨各FET的栅源电压的噪声消去。如果各电容器耦合至该第三轨,则若第三轨处的电源电压由更干净的调节器生成,则电源噪声被减小。
-
公开(公告)号:CN104737148B
公开(公告)日:2017-09-05
申请号:CN201380053473.1
申请日:2013-10-15
申请人: 高通股份有限公司
IPC分类号: G06F13/42
CPC分类号: G06F13/4282 , G06F3/00 , G06F9/45558 , G06F13/4273 , G06F2009/45579 , Y02D10/14 , Y02D10/151
摘要: 提供了一种有限状态机,其响应于外部时钟的循环进行串行化虚拟GPIO信号和反串行化虚拟GPIO信号二者。该有限状态机将经串行化虚拟GPIO信号框定为各自由开始位和结束位划界的帧。
-
-
公开(公告)号:CN108141188B
公开(公告)日:2020-02-28
申请号:CN201680054374.9
申请日:2016-09-06
申请人: 高通股份有限公司
摘要: 在一个实施方式中,一种放大器(305)包括负载电路(310)和驱动电路(314),负载电路(310)包括多个电感器单元,驱动电路(314)被配置为接收输入信号并且基于输入信号来驱动负载电路(310)以生成放大信号。放大器(305)还包括控制器(350),控制器(350)被配置为通过调节被启用的电感器单元的数目来调谐放大器(305)的峰化增益。
-
公开(公告)号:CN108886346B
公开(公告)日:2022-04-08
申请号:CN201780021848.4
申请日:2017-03-13
申请人: 高通股份有限公司
摘要: 本公开涉及用于控制差分信号处理电路的输出差分信号的共模电压的系统和方法。差分信号处理电路包括分别串联耦合在电压轨之间的两个负载器件(RL1,RL2)、两个输入晶体管(M11,M12)和两个电流源晶体管(M21,M22)。副本电路包括串联耦合在电压轨之间的副本负载器件(RLR)、副本输入晶体管(M1R)和副本电流源晶体管(M2R)。输入差分信号的共模电压(VICM)被施加到副本输入晶体管(M1R)以生成副本输出共模电压。反馈电路生成用于副本电流源晶体管(M2R)和差分电路的电流源晶体管(M21,M22)的偏置电压,以控制副本电路和差分信号处理电路的输出共模电压。
-
公开(公告)号:CN104737148A
公开(公告)日:2015-06-24
申请号:CN201380053473.1
申请日:2013-10-15
申请人: 高通股份有限公司
IPC分类号: G06F13/42
CPC分类号: G06F13/4282 , G06F3/00 , G06F9/45558 , G06F13/4273 , G06F2009/45579 , Y02D10/14 , Y02D10/151
摘要: 提供了一种有限状态机,其响应于外部时钟的循环进行串行化虚拟GPIO信号和反串行化虚拟GPIO信号二者。该有限状态机将经串行化虚拟GPIO信号框定为各自由开始位和结束位划界的帧。
-
公开(公告)号:CN112835825A
公开(公告)日:2021-05-25
申请号:CN202110324849.4
申请日:2016-04-13
申请人: 高通股份有限公司
摘要: 本公开涉及一种方法,包括在GPIO接口处从第一处理器接收GPIO信号集;通过专用GPIO引脚向远程处理器传送GPIO信号集的一部分;在诸第一帧中在专用发射引脚上向远程处理器串行地传送GPIO信号集的剩余部分作为虚拟GPIO信号,每个第一帧包括将该第一帧标识为虚拟GPIO帧的第一报头,并且第一报头是经纠错编码的;以及从由第一处理器写入的消息接发信号寄存器取回消息接发信号并且在诸第二帧中在专用发射引脚上向远程处理器串行地传送所取回的消息接发信号,每个第二帧包括将该第二帧标识为消息接发帧的第二报头,第二报头是经纠错编码的。本公开还涉及集成电路。
-
-
-
公开(公告)号:CN108886346A
公开(公告)日:2018-11-23
申请号:CN201780021848.4
申请日:2017-03-13
申请人: 高通股份有限公司
CPC分类号: H03G3/004 , H03F3/45197 , H03F3/45708 , H03F2200/411 , H03F2200/453 , H03F2200/456 , H03F2200/555 , H03F2203/45154 , H03F2203/45156 , H03F2203/45418 , H03G1/0023 , H03G1/0029 , H03G5/28
摘要: 本公开涉及用于控制差分信号处理电路的输出差分信号的共模电压的系统和方法。差分信号处理电路包括分别串联耦合在电压轨之间的两个负载器件(RL1,RL2)、两个输入晶体管(M11,M12)和两个电流源晶体管(M21,M22)。副本电路包括串联耦合在电压轨之间的副本负载器件(RLR)、副本输入晶体管(M1R)和副本电流源晶体管(M2R)。输入差分信号的共模电压(VICM)被施加到副本输入晶体管(M1R)以生成副本输出共模电压。反馈电路生成用于副本电流源晶体管(M2R)和差分电路的电流源晶体管(M21,M22)的偏置电压,以控制副本电路和差分信号处理电路的输出共模电压。
-
-
-
-
-
-
-
-
-