-
公开(公告)号:CN105049025B
公开(公告)日:2018-01-05
申请号:CN201510603399.7
申请日:2015-09-21
申请人: 上海兆芯集成电路有限公司
发明人: 李永胜
IPC分类号: H03K19/0175
CPC分类号: H03K19/018514 , H03K19/018528 , H03K19/21 , H04L25/0272
摘要: 一种低电压差分信号驱动电路,包括:第一晶体管、第二晶体管、第三晶体管、第四晶体管、第一电阻器、第二电阻器以及偏压驱动器。第一晶体管耦接于供应电位和第一节点之间。第二晶体管耦接于供应电位和第二节点之间。第三晶体管耦接于第一节点和接地电位之间。第四晶体管耦接于第二节点和接地电位之间。第一电阻器耦接于第一节点和第三节点之间。第二电阻器耦接于第二节点和第三节点之间。偏压驱动器根据数据信号,产生多个偏压信号以控制第一晶体管、第二晶体管、第三晶体管以及第四晶体管。本发明不仅可适用于极低供应电压的各种应用产品,还可加快操作速度、减少制造成本,并提升高数据传输速率下的信号品质。
-
公开(公告)号:CN103107802B
公开(公告)日:2015-10-28
申请号:CN201210146727.1
申请日:2012-05-11
申请人: 台湾积体电路制造股份有限公司
IPC分类号: H03K19/0175
CPC分类号: H02H9/04 , H01L23/60 , H01L27/0248 , H01L2924/0002 , H03F2200/294 , H03F2203/45638 , H03G1/0023 , H03K3/35613 , H03K19/018514 , H01L2924/00
摘要: 本发明涉及具有电感器的输入/输出(I/O)电路包括与I/O电路的输出节点电连接的静电放电(ESD)保护电路。至少一个电感器和至少一个负载以串联方式且在I/O电路的输出节点和电源线之间进行电连接。电路与至少一个电感器和至少一个负载之间的节点电连接。电路用于增加信号变换期间流过至少一个电感器的电流。
-
公开(公告)号:CN101123431A
公开(公告)日:2008-02-13
申请号:CN200710143872.3
申请日:2007-08-03
申请人: 三星电机株式会社
IPC分类号: H03K19/0185 , H03K19/0948
CPC分类号: H03K19/018514
摘要: 一种电流型逻辑(CML)-CMOS转换器包括:输入级,通过接收来自外部的输入电压被导通/截止;电压控制单元,输出恒定电压;第一切换单元,连接至输入级和电压控制单元,并且通过由电压控制单元施加的恒定电压被导通/截止;以及第二切换单元,连接至输入级,并且通过由输入级施加的信号被导通/截止。
-
公开(公告)号:CN1677859A
公开(公告)日:2005-10-05
申请号:CN200410082108.6
申请日:2004-12-15
申请人: 株式会社东芝
IPC分类号: H03K19/003 , H03K19/0185 , H03K19/094
CPC分类号: H03K19/018514 , H03K17/04106 , H03K19/018528
摘要: 本发明所公开的驱动器电路的特征在于:具有第1反相器,该第1反相器具备:连接在第1电压的第1电源和第1输出节点之间的第1晶体管,连接在上述第1输出节点与第2电压的第2电源之间的第2晶体管,以及设置在上述第2电源与上述第2晶体管之间的电压维持电路,即便是在上述第2晶体管变成为ON的情况下,该电压维持电路也把上述第1输出节点的电压维持在连接到上述第1输出节点上的晶体管的阈值电压附近。
-
公开(公告)号:CN106253892B
公开(公告)日:2019-07-02
申请号:CN201610405868.9
申请日:2016-06-08
申请人: 联发科技股份有限公司
IPC分类号: H03K19/0185 , H04B1/40
CPC分类号: H03K19/018514 , H03F3/195 , H03F3/3001 , H03F3/3028 , H03F3/3033 , H03F3/3037 , H03F3/45201 , H03F3/45475 , H03F3/505 , H03F2200/21 , H03F2200/42 , H03F2200/451 , H03F2200/498 , H03F2200/69 , H03F2200/75 , H03F2203/45136 , H03F2203/45168 , H03F2203/45224 , H03F2203/45258 , H03F2203/45301 , H03F2203/45496 , H03F2203/45544 , H03F2203/45596 , H03F2203/45656 , H03F2203/45674 , H04B1/40 , H04B2001/0425
摘要: 本发明实施例公开了缓冲器电路,其包括:第一信号晶体管;电流源,电流源的第一端被耦接至第一信号晶体管的第一端,电流源的第二端被耦接至第一晶体管的控制端;第二信号晶体管,第二信号晶体管的第二端被耦接至电流源的第二端,第二信号晶体管的第一端被耦接至第一信号晶体管的第二端;第三信号晶体管,第三信号晶体管的第二端被耦接至第二信号晶体管的第一端;缓冲器输入端;第一偏置电路,将缓冲器输入端交流耦接至第二信号晶体管的控制端;第二偏置电路,将第二信号晶体管的第二端交流耦接至第三信号晶体管的控制端;以及缓冲器输出端,被耦接至第二信号晶体管的第一端。本发明实施例的缓冲器电路可以更低的功率消耗来驱动一个低阻抗负载。
-
公开(公告)号:CN109765953A
公开(公告)日:2019-05-17
申请号:CN201811329521.6
申请日:2018-11-09
申请人: 德克萨斯仪器股份有限公司
IPC分类号: G05F1/46
CPC分类号: G05F3/267 , H03F3/16 , H03F2200/396 , H03K19/00315 , H03K19/018514 , H03K19/018585
摘要: 本发明涉及数字输入接收器中的输入电流限制。在数字输入电路的输入路径中与电阻器(358A、358B、RSENSE)准并行地提供带隙电压基准(202、204)。由于准并性特性,数字输入电路使用的电流被限制为基于外部电阻器的值的量。在用于跨越所选的隔离屏障(362A)提供逻辑信号的电路和吸收晶体管(205)之间对输入电流进行分流,使得电流保持恒定。这允许数字输入电路精确地限制输入电流,而不需要场侧功率。
-
公开(公告)号:CN108352836A
公开(公告)日:2018-07-31
申请号:CN201680065848.X
申请日:2016-10-13
申请人: 高通股份有限公司
IPC分类号: H03K19/0175 , H03F3/45
CPC分类号: H03G3/20 , H03F1/301 , H03F3/45197 , H03F3/45479 , H03F2203/45154 , H03F2203/45458 , H03F2203/45488 , H03F2203/45494 , H03G1/0023 , H03G1/0029 , H03G5/28 , H03K19/018514
摘要: 电压增益放大器(VGA)被配置成具有减小的电源噪声。该VGA包括第一电阻器、第一FET、以及耦合在第一电压轨和第二电压轨之间的第一电流源。该VGA包括第二电阻器、第二FET、以及耦合在电压轨之间的第二电流源。可变电阻器耦合在该第一FET和该第二FET的相应源极之间。各可变电容器分别耦合在该第一电压轨或第三电压轨与该第一输入FET和该第二输入FET的源极之间。如果电容器耦合到该第一电压轨,则若施加到各FET的栅极的输入差分信号是从该第一电压轨处的电源电压衍生的,则发生跨各FET的栅源电压的噪声消去。如果各电容器耦合至该第三轨,则若第三轨处的电源电压由更干净的调节器生成,则电源噪声被减小。
-
公开(公告)号:CN106776419B
公开(公告)日:2018-07-10
申请号:CN201610808363.7
申请日:2016-09-07
申请人: 豪威科技股份有限公司
CPC分类号: H03K19/0013 , H03K19/018514
摘要: 本申请案涉及一种用于发射信号的具有可配置可变供电电压的接口电路。一种接口电路包含预驱动器,所述预驱动器将单端信号转换为响应于供应到所述预驱动器的第一供电电压而具有第一电压摆幅的中间差分信号。输出驱动器经耦合以从所述预驱动器接收所述中间差分信号以将所述中间差分信号转换为输出差分信号,所述输出差分信号经耦合以由耦合到所述输出驱动器的负载接收。所述输出差分信号响应于供应到所述输出驱动器的第二供电电压而具有第二电压摆幅。内部调节器经耦合以接收可变供电电压以将所述第二电压供应到所述输出驱动器。所述第二供电电压是响应于偏置信号而产生。复制偏置电路经耦合以接收所述可变供电电压以产生所述偏置信号。
-
公开(公告)号:CN103532538B
公开(公告)日:2017-11-03
申请号:CN201210239768.5
申请日:2012-07-05
申请人: 意法半导体研发(上海)有限公司
IPC分类号: H03K19/0185
CPC分类号: H03K19/018514
摘要: 在此描述了一种用于高压应用的电平移位电路。该电路包括电流镜,用于产生第一偏置电流和与所述第一偏置电流成第一比例的第二偏置电流;第一电平移位器,其具有第一输入端,用于接收第一输入信号,以及具有第一输出端,其中所述第一电平移位器被配置为响应于所述第一偏置电流来向所述第一输入信号施加第一电压变化,以便在所述第一输出端处输出第一输出信号;以及第二电平移位器,其具有第二输入端,用于接收第二输入信号,以及具有第二输出端,其中所述第二电平移位器被配置为响应于所述第二偏置电流来向所述第二输入信号施加与所述第一电压变化相关联的第二电压变化,以便在所述第二输出端处输出第二输出信号。
-
公开(公告)号:CN104242907A
公开(公告)日:2014-12-24
申请号:CN201410266018.6
申请日:2014-06-13
申请人: 阿尔特拉公司
IPC分类号: H03K19/0185
CPC分类号: H03F3/45071 , H03K19/018514 , H03K19/018585 , H04L25/0272
摘要: 公开了一种电压模式差分驱动器。该差分驱动器包括两个驱动器臂,每个驱动器臂包括用于驱动单端输出信号的可变阻抗驱动器。每个可变阻抗驱动器包括多个驱动器分片,其中每个驱动器分片包括前置驱动器电路和驱动器电路。有利地,已经确定所公开的电压模式驱动器设计比传统的电流模式驱动器需要更少的功率。在一个实现方式中,所公开的电压模式驱动器设计提供对两个单端输出的延迟独立地编程从而补偿差分偏斜的能力。也公开了其它实施例和特征。
-
-
-
-
-
-
-
-
-