-
公开(公告)号:CN108090318A
公开(公告)日:2018-05-29
申请号:CN201711145066.X
申请日:2017-11-17
申请人: 埃森哲环球解决方案有限公司
IPC分类号: G06F19/00
CPC分类号: G06F16/25 , G06F3/0481 , G06F15/7842 , H04L67/12 , H04L67/2823 , H04W84/18 , G16Z99/00
摘要: 一种在数据处理电路上执行的数据生成堆栈可以生成用于提供的替代数据以代替来自传感器电路的数据样本。数据生成堆栈的配置层可以存储配置文件。数据生成堆栈的数据摄取和生成层可以访问配置文件以确定系统内的不同传感器之间的静态关系。数据摄取和生成层可以进一步确定传感器之间的动态关系。基于考虑静态关系和动态关系的混合关系,数据摄取和生成层可以基于来自另一传感器的采样数据来生成针对传感器的替代数据。数据生成堆栈的数据导出层可以访问所生成的替代数据以供输出。
-
公开(公告)号:CN108063809A
公开(公告)日:2018-05-22
申请号:CN201711315280.5
申请日:2017-12-09
申请人: 深圳盛达伟科技有限公司
发明人: 梁兴伟
CPC分类号: H04L67/06 , G06F15/7842
摘要: 本发明涉及数据采集技术领域,其目的是提供一种机器设备数据采集方法和数据采集系统,能够平衡采集速率与发送速率,保证发送操作占用较短的时间,并且在发生网络不顺畅的情况下仍能够保证数据的传输完整,确保不会丢失数据。该方法是使用NodeMCUrrent作为主控制器一边采集数据,并同时通过TCP协议进行数据传输的方法,具体包括:采集数据、WiFi重连和传送数据三个部分。基于所述数据采集方法的数据采集系统包括:配置模块、列队模块、确认移除模块、发送模块、任务模块、初始化模块。
-
公开(公告)号:CN101894082B
公开(公告)日:2014-09-10
申请号:CN201010234960.6
申请日:2010-07-21
申请人: 中兴通讯股份有限公司
发明人: 达民权
CPC分类号: G06F15/7842
摘要: 本发明披露了一种智能手机内使用的存储器装置及智能手机系统,存储器装置包括两块闪存区域和两块RAM区域;其中:第一闪存区域通过第一闪存总线与应用处理器连接,用于供应用处理器读写数据;第二闪存区域通过第二闪存总线与调制解调器连接,用于供调制解调器读写数据;第一RAM区域通过第一RAM总线与应用处理器连接,用于供应用处理器读写数据;第二RAM区域通过第二RAM总线与调制解调器连接,用于供调制解调器读写数据。本发明极大地减小了智能手机系统的面积和成本,提高了手机产品的市场竞争力。
-
公开(公告)号:CN1816012B
公开(公告)日:2012-02-15
申请号:CN200510121634.3
申请日:2005-11-22
申请人: 英特尔公司
发明人: S·拉克什马纳穆尔蒂 , M·罗什布卢特 , M·阿迪莱塔 , J·-Y·闵 , B·博斯
CPC分类号: G06F15/7842 , G06F15/8007
摘要: 一种用于多线程、多处理单片系统网络处理器单元的可升级的、高性能互连方案。实施该技术的设备包括配置在多个集群中的多个主控端、多个目标和一个底板互连,可以控制该底板互连来选择性地将给定的主控端连接到给定的目标。在一个实施例中,该底板互连包括连接在多个集群和多个目标之间的、形成交叉开关互连的多组总线线路,包括对应于命令总线、用于目标写入的拉数据总线和用于目标读取的推数据总线的各组总线线路。用于每个命令总线、拉数据总线和推数据总线的多路复用器电路被用来选择性地将给定的集群连接到给定的目标,以便能够在给定的集群和给定的目标之间传递命令和数据。
-
公开(公告)号:CN100552655C
公开(公告)日:2009-10-21
申请号:CN200710185109.7
申请日:2004-08-06
申请人: 松下电器产业株式会社
IPC分类号: G06F13/28
CPC分类号: G06F17/5045 , G06F1/3203 , G06F13/28 , G06F15/7842 , Y02D10/126
摘要: 本发明提供一种处理器集成电路,其具备:2种或以上的作为计算器群的低速和高速的计算器(110)、(120);作为存储用于使计算器动作的程序的第一存储部件的程序存储器(131);作为在计算器进行计算处理时使用的存储区域的数据存储器(第二存储部件)(132);将进行计算处理的计算器与第一和第二存储部件连接起来的作为第一和第二连接切换部件的选择器(141)、(142),其中将程序存储器(131)和数据存储器(132)与低速计算器(110)或高速计算器(120)连接起来。通过这样的结构,不增加处理器集成电路的电路规模和消耗电力,就能够使程序的互换性确保和高速化同时成立。
-
公开(公告)号:CN1301005C
公开(公告)日:2007-02-14
申请号:CN200410055602.3
申请日:2004-07-30
申请人: 松下电器产业株式会社
CPC分类号: G06F15/7842 , G06F15/8007
摘要: 信息处理装置(100)包括下述多个功能单元:运动检测单元(101a)、运动补偿单元(101b)、DCT/IDCT单元(101c)、Q/IQ单元(101d)、VLC单元(101e)、VLD单元(101f)、及DSP单元(101h);还包括第1存储单元(101g)、接口单元(106)、模式控制单元(107)、局部控制总线(108)、及局部数据总线(109)。根据模式控制单元(107)的控制,能够设定为“处理模式”和“存储模式”,“处理模式”是通常的处理运动图像的模式,而“存储模式”是所有内置存储器在逻辑上结合、作为能够经接口单元(106)从外部直接存取的一个存储器来工作的模式。
-
公开(公告)号:CN1783033A
公开(公告)日:2006-06-07
申请号:CN200510023015.0
申请日:2005-11-18
申请人: 英特尔公司
IPC分类号: G06F12/08 , G06F15/167
CPC分类号: G06F12/084 , G06F12/0811 , G06F12/0815 , G06F12/0893 , G06F13/4022 , G06F13/4282 , G06F15/167 , G06F15/781 , G06F15/7842 , G06F15/7846 , G06F2212/283 , G06F2212/302 , G06F2212/314 , G06F2212/621
摘要: 公开了一种提供异构处理器内核和共享高速缓存的多内核处理器。
-
公开(公告)号:CN1645354A
公开(公告)日:2005-07-27
申请号:CN200410080916.9
申请日:2004-09-27
申请人: 旺宏电子股份有限公司
IPC分类号: G06F15/78 , G06F9/30 , H03K19/173
CPC分类号: G06F15/7867 , G06F11/0757 , G06F15/7842
摘要: 一系统单芯片集成电路包括一可配置逻辑数组、一处理器核心以及一存储器用以储存任务功能指令以及用于经由在集成电路上的输入端口从外部源加载配置资料到集成电路中的配置加载功能指令,该处理器从该存储器中取得并执行指令,使用配置加载功能接收的配置资料用于配置该可配置逻辑数组。本发明提供使用嵌入式可配置逻辑的系统单芯片设计的更大的弹性,以及提供可配置逻辑的配置加载。
-
公开(公告)号:CN1064163A
公开(公告)日:1992-09-02
申请号:CN92100696.9
申请日:1992-02-01
申请人: 横河电机株式会社
发明人: 斯蒂芬·里·加弗里克 , 藤野健治
CPC分类号: G06F15/7842 , G01R21/006 , G05B19/0423 , G05B2219/25254 , G06F7/5443 , G06F7/5446
摘要: 一种单片集成电路可与多个传感器结合使用于生成各传感器输出信号,该单片集成电路包含用于将各传感器输出信号转换成位申行数字格式的装置,以及包含一个位串行乘—加处理器在内的某些初始处理电路,该处理器包括位申行数字乘法器、数字加法器以及提供数字处理器输出信号的装置。存储程序指令,数字处理器输入信号的值、输出信号的值的存储器一个控制器以一定次序检索所存储的程序指令并生成控制信号,至少控制存储器系统的读与写以及第一数字处理器输入信号的选择。
-
公开(公告)号:CN106919399A
公开(公告)日:2017-07-04
申请号:CN201710136989.2
申请日:2017-03-09
申请人: 中山乐宝电子科技有限公司
CPC分类号: G06F15/7803 , G06F9/4411 , G06F15/7842 , G06F15/7896
摘要: 本发明公开了一种用于电子设备耗材上的通用型芯片,包括基板,用于安装控制模块;控制模块包括,控制器,用于采集设备信号,与设备进行匹配,并与设备进行数据交换;存储器,用于对设备状态、耗材状态和匹配信息进行存储;接口电路,用于芯片的供电和数据的通讯。本发明能够改进现有技术的不足,解决了不同类型或者不同版本上的兼容问题,便于生产和使用。
-
-
-
-
-
-
-
-
-