-
公开(公告)号:CN107046421A
公开(公告)日:2017-08-15
申请号:CN201710018793.3
申请日:2017-01-10
申请人: 马维尔国际贸易有限公司
IPC分类号: H03L7/099
CPC分类号: G04F10/005 , H03B21/02 , H03L7/0891 , H03L7/091 , H03L7/0991 , H03L7/18 , H03M1/00 , H03M1/12 , H03M1/50 , H03M7/3004 , H04M1/505 , H03L2207/50
摘要: 一种全数字锁相环(DPLL)电路,包括数字‑时间转换器(DTC),其被配置成根据延迟控制信号来延迟参考时钟信号而生成延迟的参考时钟信号;以及耦合到DTC的输出的时间‑数字转换器(TDC)。TDC被配置成根据延迟的参考时钟信号对转变信号的值进行采样,并且生成指示延迟的时钟信号与输入时钟信号之间的相位差的输出信号。一种控制DPLL的方法,包括:根据延迟控制信号来延迟参考时钟信号,根据延迟的参考时钟信号对转变信号的值进行采样,生成指示延迟的时钟信号与输入时钟信号之间的相位差的输出信号,以及根据输出信号来生成数字控制振荡器(DCO)时钟信号。
-
-
公开(公告)号:CN101079628B
公开(公告)日:2011-10-19
申请号:CN200610143360.2
申请日:2006-11-06
申请人: 威盛电子股份有限公司
CPC分类号: H03L7/16 , H03B21/02 , H04B1/7136
摘要: 本发明提供一种频率合成器,具有单一锁相环以及多个单边带混频器。频率合成器包括单一锁相环,用于输出参考信号并提供至连续耦接的多个除法器。除法器的输出通过单边带混频器执行混频而产生具有不同频率的信号。通过多个选择器可用于选取这些具有不同频率的信号。
-
公开(公告)号:CN1552057A
公开(公告)日:2004-12-01
申请号:CN02817403.8
申请日:2002-07-24
申请人: 皇家飞利浦电子股份有限公司
发明人: E·拉森
CPC分类号: H03B21/02
摘要: 本发明涉及一种用于产生周期信号(100)的子谐波的方法和电路(500)。产生周期信号的子谐波的传统方法,例如用于音频信号的低音增强,会产生显著的赝象。这会影响音频信号的音质、音色。本发明提出一种产生周期信号(100)的子谐波的方法,将其与原始音频信号相加可产生具有低音增强效果的更为自然的音频信号。在本发明的第一实施例中,当信号幅度大于第二预定电平时,在该信号的每隔一个周期(116)中,将信号(100)限幅在第一预定电平(a)。在本发明的第二实施例中,假设信号电平超过第一预定电平,则在每一个周期(115)内将信号限幅在第二电平(a),在每隔一个周期(116)内将信号限幅在第三电平(b)。
-
-
公开(公告)号:CN1368795A
公开(公告)日:2002-09-11
申请号:CN02101822.7
申请日:2002-01-10
申请人: 松下电器产业株式会社
IPC分类号: H03L7/16
CPC分类号: H03B21/02 , H03L7/099 , H03L7/185 , H03L7/1974
摘要: 本发明揭示了一种频率合成器和产生分频信号的方法。频率合成器包括:电压受控振荡器、第一分频器、比较器、回路滤波器、分频单元及混合器。产生分频信号的方法包含:用电压受控振荡器产生振荡信号、用第一分频器分割从电压受控振荡器输出的信号的频率从而输出分频信号、用比较器比较分频信号的相位与参考信号的相位并输出相位差值信号、使差值信号光滑,并用混合器单元混合分频信号和从电压控制振荡器输出的信号,并输出混合信号。
-
公开(公告)号:CN103270468B
公开(公告)日:2016-04-06
申请号:CN201180061721.8
申请日:2011-12-20
申请人: 马维尔国际贸易有限公司
IPC分类号: G06F1/02
摘要: 本公开描述了用于低存储器使用的任意波形表示或生成的技术和装置。这些技术和/或装置使得能够使用比许多当前技术更少的存储器来进行任意波形的表示和/或生成,因此降低了成本或存储器大小。另外,在一些实施例中,该技术和装置在不使用处理器资源的情况下生成任意波形。
-
公开(公告)号:CN102684654B
公开(公告)日:2014-12-10
申请号:CN201210118178.7
申请日:2012-04-20
申请人: 华为技术有限公司
CPC分类号: H03B21/02 , G06F1/06 , G06F1/08 , H03K21/023 , H03K21/12 , H03K21/38 , H03K23/54 , H03L7/0995 , H03L7/0998 , H03L7/18
摘要: 本发明实施例提供一种时钟信号发生器,该时钟信号发生器应用于支持多种波特率下数据传输的物理层子系统,所述时钟信号发生器包括:源时钟信号产生器,以及分别与所述源时钟信号产生器的输出端连接的两个或两个以上的处理器;所述源时钟信号产生器根据所述子系统内参考时钟的基准信号输出多个相同频率的源时钟信号;所述处理器根据过采样技术通过数字逻辑电路将所述多个源时钟信号进行分频处理,得到与所述子系统中数据传输的波特率对应的同步时钟信号,以实现数据在所述波特率下传输时的定时和收发功能。上述时钟信号发生器用于解决现有技术中时钟发生器占据面积大、功耗大的问题。
-
公开(公告)号:CN103975531A
公开(公告)日:2014-08-06
申请号:CN201280059401.3
申请日:2012-11-30
申请人: 原子能和替代能源委员会
发明人: 亚历山大·西里甘瑞思 , 克莱门特·贾妮
CPC分类号: H03B21/02 , H03L7/18 , H03L7/24 , H04B1/50 , H04B1/7174
摘要: 本发明涉及一种频率合成装置(100),至少包括:第一模块(102,104,106,108,110,112),其用于产生频率为f1的周期信号;第二和第三模块(114,116),其与所述第一模块连接,并且用于接收所述频率为f1的周期信号作为输入,以及产生对应于频率大体上等于N.f1的振荡串的信号SG,所述信号SG的持续时间少于T1=1/f1并且以频率f1周期性地重复,其中,N为大于1的整数;以及第四模块(118),其用于由所述信号SG产生其频谱包括频率为f2=(N+i).f1的主频率谱线的周期信号,其中,i为整数。
-
公开(公告)号:CN101079628A
公开(公告)日:2007-11-28
申请号:CN200610143360.2
申请日:2006-11-06
申请人: 威盛电子股份有限公司
CPC分类号: H03L7/16 , H03B21/02 , H04B1/7136
摘要: 本发明提供一种频率合成器,具有单一锁相环以及多个单边带混频器。频率合成器包括单一锁相环,用于输出参考信号并提供至连续耦接的多个除法器。除法器的输出通过单边带混频器执行混频而产生具有不同频率的信号。通过多个选择器可用于选取这些具有不同频率的信号。
-
-
-
-
-
-
-
-
-