-
公开(公告)号:CN109032233A
公开(公告)日:2018-12-18
申请号:CN201810891448.5
申请日:2016-08-18
申请人: 华为技术有限公司
发明人: 王新入
IPC分类号: G05F1/56
摘要: 本发明实施例公开了一种电压产生装置及半导体芯片,该装置可包括:包括:控制器、第一分压控制器、第二分压控制器、和电压检测器;所述第一分压控制器与负载串联在输入电源与接地端之间;所述第二分压控制器与所述负载并联在所述第一分压控制器和所述负载之间的连接点与所述接地端之间;所述电压检测器与所述负载之间电连接,用于检测所述负载的负载电压并向所述控制器反馈所述负载电压的检测值;所述控制器用于接收所述电压检测器反馈的所述检测值,并基于所述检测值生成控制信号,所述控制信号用于控制所述第一分压控制器和所述第二分压控制器来调节所述负载电压到目标值。采用本发明可以增强和扩展片上电源的适用性和实用性。
-
公开(公告)号:CN104579341B
公开(公告)日:2018-06-19
申请号:CN201410533057.8
申请日:2014-10-11
申请人: 亚德诺半导体集团
发明人: S·拉加塞卡
IPC分类号: H03M1/10
CPC分类号: H03M1/08 , H03M1/00 , H03M1/0678 , H03M1/747 , H03M1/785
摘要: 本发明涉及用于降低DAC中的电容器感应的ISI的方法和设备。一种电路可包括多个主数模(DAC)元件,用于将数字输入信号转换成模拟输出信号。控制电路可控制每个主DAC元件以根据数字输入信号而在第一状态和第二状态之间切换从而在输出处提供表示数字输入信号的模拟输出信号。多个校正性DAC元件可被并行地耦接至控制电路和输出之间的多个主DAC元件。多个校正性DAC元件可被控制来减轻由于主DAC元件中的寄生电容导致的码间干扰(ISI)。多个校正性DAC元件可能不向模拟输出信号贡献直流电流。
-
公开(公告)号:CN107046423A
公开(公告)日:2017-08-15
申请号:CN201710070065.7
申请日:2017-02-09
申请人: 美国亚德诺半导体公司
CPC分类号: H03M1/0612 , H03M1/069 , H03M1/1245 , H03M1/46 , H03M1/0678 , H03M1/468
摘要: 本公开涉及具有动态位试验设置的SAR ADC性能优化。模数转换器(ADC)电路包括数模转换(DAC)电路,其包括至少N+n个加权电路元件,其中,N和n是大于零的正整数,n是ADC电路的至少显著位(LSB)的重复位数;采样电路,被配置在ADC电路的输入采样输入,和加权电路元件应用采样电压;比较器,被配置为在位试验期间比较DAC的输出电压和指定的阈值电压;和逻辑电路,被配置以执行至少N+n加权电路部件的位试验,并根据n个LSB重复位的值调整一个或多个N位试验的一个或多个参数。
-
公开(公告)号:CN107040259A
公开(公告)日:2017-08-11
申请号:CN201611042355.2
申请日:2016-11-21
申请人: 恩智浦有限公司
发明人: 简·尼霍夫 , 沙衮·巴约里亚 , 穆罕默德·博拉特凯尔 , 罗伯特·鲁滕 , 吕西安·约翰内斯·布伦默斯 , 汉斯·布里克尔曼斯
CPC分类号: H04W74/002 , H03M1/0678 , H03M1/08 , H03M1/123 , H03M1/183 , H04L5/0051 , H03M1/1205
摘要: 本公开提出一种处理器,所述处理器包括:用于接收第一接收器信号的第一接收器节点;用于接收第二接收器信号的第二接收器节点;用于耦合到数字基带处理器的第一输出节点;用于耦合到所述数字基带处理器的第二输出节点;在所述第一接收器节点和所述第一输出节点之间延伸的第一现用数据管道。
-
公开(公告)号:CN102811057B
公开(公告)日:2017-03-01
申请号:CN201210160347.3
申请日:2012-05-22
申请人: 索尼半导体解决方案公司
发明人: 植野洋介
IPC分类号: H03M1/06
CPC分类号: H03M1/0612 , H03M1/0678
摘要: 一种模数转换装置,包括:第一模数转换器和第二模数转换器,被配置为将输入模拟信号转换为数字信号;差赋予部分,被配置为在到第一和第二模数转换器的输入模拟信号之间提供至少固定信号α的差,以将输入模拟信号输入到第一和第二模数转换器;第一非线性补偿部分和第二非线性补偿部分,被配置为依赖于要提供的该控制变量信号而补偿第一输出信号和第二输出信号的非线性失真;以及非线性检测部分,被配置为依赖于由第一非线性补偿部分获得的第一信号和由第二非线性补偿部分获得的第二信号来估算该第一和第二非线性补偿部分补偿了多少非线性失真。
-
公开(公告)号:CN103929178B
公开(公告)日:2017-02-08
申请号:CN201410177109.2
申请日:2014-04-29
申请人: 中国电子科技集团公司第二十四研究所
IPC分类号: H03M1/38
CPC分类号: H03M1/0675 , H03M1/0678 , H03M1/1061 , H03M1/1245 , H03M1/42 , H03M1/468 , H03M1/687
摘要: 本发明中公开一种逐次逼近模数转换器及其转换方法,其中该逐次逼近模数转换器包括:带冗余位的分段多级电容阵列、比较器、权重存储电路、编码重建电路以及控制逻辑电路。本发明可以实现降低电路设计的复杂度,节省版图面积和功耗,且不需要辅助电容阵列、辅助开关和控制逻辑,就能精确测量电容失配误差并进行电容失配误差校正。
-
公开(公告)号:CN103929178A
公开(公告)日:2014-07-16
申请号:CN201410177109.2
申请日:2014-04-29
申请人: 中国电子科技集团公司第二十四研究所
IPC分类号: H03M1/38
CPC分类号: H03M1/0675 , H03M1/0678 , H03M1/1061 , H03M1/1245 , H03M1/42 , H03M1/468 , H03M1/687
摘要: 本发明中公开一种逐次逼近模数转换器及其转换方法,其中该逐次逼近模数转换器包括:带冗余位的分段多级电容阵列、比较器、权重存储电路、编码重建电路以及控制逻辑电路。本发明可以实现降低电路设计的复杂度,节省版图面积和功耗,且不需要辅助电容阵列、辅助开关和控制逻辑,就能精确测量电容失配误差并进行电容失配误差校正。
-
公开(公告)号:CN101689860A
公开(公告)日:2010-03-31
申请号:CN200880022014.6
申请日:2008-06-25
申请人: NXP股份有限公司
发明人: 约瑟夫·布里埃尔
CPC分类号: H03M1/0678 , H03M1/0682 , H03M1/742
摘要: 一种电流导引DAC具有用于在数字输入信号的控制下提供模拟输出信号的第一和第二差分输出端。在DAC的工作应用中,输出信号具有表示数字输入信号的差分分量,并且还具有第一共模分量。DAC包括用于将额外共模分量叠加到第一和第二差分输出端上以基本不受数字输入信号状态改变的影响来计算第一共模分量和该额外的共模分量的和的电路。
-
公开(公告)号:CN1391728A
公开(公告)日:2003-01-15
申请号:CN00816018.X
申请日:2000-09-15
申请人: 艾利森电话股份有限公司
IPC分类号: H03M1/66
CPC分类号: H03M1/0678 , H03M1/0663 , H03M1/0673 , H03M1/745
摘要: D/A转换器包括三角形单位权阵列(WA)。解码器(D)将数字样值转换为具有线性加权二进制表示的控制信号(X[1]、…、X[5])。这些控制信号被用于激活/去活所述三角形单位权阵列的整行(列)。最终,将所述单位权组合为模拟输出信号。
-
公开(公告)号:CN103201955B
公开(公告)日:2017-09-22
申请号:CN201080068819.1
申请日:2010-08-27
申请人: 微动公司
CPC分类号: H03M1/06 , G01F1/8431 , G01F1/8436 , G01F1/8477 , H03M1/0678 , H03M1/12
摘要: 一种模拟到数字转换级(300)包括三个或更多ADC(303,305,307),其接收两个或更多模拟信号,从第一模拟信号生成第一数字化信号,从至少第二模拟信号生成至少第二数字化信号从而产生两个或更多数字化信号,并且从两个或更多模拟信号生成一个或多个冗余数字化信号。所述一个或多个冗余数字化信号是与所述两个或更多数字化信号基本上并行地生成的。处理器件(330)从所述一个或多个冗余数字化信号当中的冗余数字化信号与所述两个或更多数字化信号当中的相应的数字化信号之间的相位差生成相位漂移值,并且利用所述一个或多个相位漂移值补偿相应的数字化信号。
-
-
-
-
-
-
-
-
-