AD变换方法和AD变换电路
    1.
    发明公开

    公开(公告)号:CN102571090A

    公开(公告)日:2012-07-11

    申请号:CN201110462575.1

    申请日:2011-12-21

    发明人: 今泉隆

    IPC分类号: H03M1/12

    CPC分类号: H03M3/474 G01R19/25

    摘要: 一种可进行与用途对应的设定的AD变换方法和AD变换电路,在不通过CPU按照希望的顺序对多种模拟信号进行AD变换,在预定时间内对多种模拟信号进行AD变换的情况下可获得最高效率的结果。具有:保存单元,与时序信息相对应地存储了信号选择信息和时间信息;顺序计数器,通过一致信号的供给进行计数;期间计数器,通过时钟的供给进行计数;比较器,在用顺序计数器的计数值参照保存单元的时序信息而得的时间信息和期间计数器的计数值一致时生成一致信号;选择单元,选择多种模拟信号中与信号选择信息相对应的一种模拟信号,该信号选择信息是通过用顺序计数器的计数值参照保存单元的时序信息而得的;AD变换器,对选择单元选择的一种模拟信号进行AD变换。

    共用运算放大器的多通道∑-Δ转换电路及其辅助方法

    公开(公告)号:CN102025378A

    公开(公告)日:2011-04-20

    申请号:CN200910205643.9

    申请日:2009-09-29

    IPC分类号: H03M3/04

    CPC分类号: H03M3/474 H03M3/456

    摘要: 本发明公开了一种共用运算放大器的多通道∑-Δ转换电路及其辅助方法,该电路包括:第一级积分电路,包括可共享第一运算放大器的多个积分器,用于对至少两通道输入端的输入信号进行积分;多级积分电路,耦接于第一级积分电路,其每一级均包括可共享一运算放大器的多个积分器;多个量化器,耦接于多级积分电路,用于比较相应积分器的输出信号与一预设信号以输出数字信号;多个数模转换电路,相应地耦接于所述多个量化器,用于将相应的量化器输出的数字信号转换成模拟信号后反馈回每一级积分电路的相应积分器;以及一时钟信号发生器,用于向所述多级积分电路及所述多个量化器提供时钟信号。此转换电路可共享运算放大器,从而大大节省面积和功耗。

    快速复用模数转换器
    3.
    发明公开

    公开(公告)号:CN1531780A

    公开(公告)日:2004-09-22

    申请号:CN02803275.6

    申请日:2002-08-13

    IPC分类号: H03M3/02

    CPC分类号: H03M3/474 H03M3/43 H03M3/438

    摘要: 本发明描述一种复用的信号处理器,该信号处理器具有输入电路,用于接收多路输入信号。该调制器处理所选的输入信号,以生成代表的数字输出。该调制器包括积分器,该积分器对所选的输入信号和代表数字输出的反馈信号之差求积分。信号控制电路通过时分复用依次选择处理周期的各输入信号作为所选输入信号,并在各处理周期结束时存储数字输出和积分器状态。在各输入信号的初始处理周期之后,每个处理周期根据数字输出和积分器状态,从该输入信号的先前处理周期结束起开始。

    △-∑AD转换电路以及电池组

    公开(公告)号:CN102282769A

    公开(公告)日:2011-12-14

    申请号:CN201080004508.9

    申请日:2010-01-12

    发明人: 阿部真喜男

    IPC分类号: H03M3/02 G01R31/36 H01M10/48

    摘要: △-∑AD转换电路包含对模拟信号进行脉冲密度调制来生成PDM数据的调制部、和将所述PDM数据转换为PCM数据的滤波处理部,所述调制部包含:移位寄存器,其将所述PDM数据与时钟同步地存储并且移位;计数器,其当所述移位寄存器的移位次数的计数值达到与模式对应的预定值时,生成寄存器存储指示信号和读出请求信号;以及多个寄存器,其将所述移位寄存器的保存数据分割作为多个数据来进行存储,并且能够将所述多个数据以能够分别独立读出的形态保存,所述多个寄存器中的一个或多个寄存器对所述寄存器存储指示信号进行应答,存储由所述移位寄存器保存的所述PDM数据,所述滤波处理部对所述读出请求信号进行应答,从所述多个寄存器中的与所述模式对应的一个或多个寄存器中读出所述PDM数据。

    AD变换方法和AD变换电路
    7.
    发明授权

    公开(公告)号:CN102571090B

    公开(公告)日:2016-04-13

    申请号:CN201110462575.1

    申请日:2011-12-21

    发明人: 今泉隆

    IPC分类号: H03M1/12

    CPC分类号: H03M3/474 G01R19/25

    摘要: 一种可进行与用途对应的设定的AD变换方法和AD变换电路,在不通过CPU按照希望的顺序对多种模拟信号进行AD变换,在预定时间内对多种模拟信号进行AD变换的情况下可获得最高效率的结果。具有:保存单元,与时序信息相对应地存储了信号选择信息和时间信息;顺序计数器,通过一致信号的供给进行计数;期间计数器,通过时钟的供给进行计数;比较器,在用顺序计数器的计数值参照保存单元的时序信息而得的时间信息和期间计数器的计数值一致时生成一致信号;选择单元,选择多种模拟信号中与信号选择信息相对应的一种模拟信号,该信号选择信息是通过用顺序计数器的计数值参照保存单元的时序信息而得的;AD变换器,对选择单元选择的一种模拟信号进行AD变换。

    Δ-∑AD转换电路以及电池组

    公开(公告)号:CN102282769B

    公开(公告)日:2015-03-25

    申请号:CN201080004508.9

    申请日:2010-01-12

    发明人: 阿部真喜男

    IPC分类号: H03M3/02 G01R31/36 H01M10/48

    摘要: Δ-∑AD转换电路包含对模拟信号进行脉冲密度调制来生成PDM数据的调制部、和将所述PDM数据转换为PCM数据的滤波处理部,所述调制部包含:移位寄存器,其将所述PDM数据与时钟同步地存储并且移位;计数器,其当所述移位寄存器的移位次数的计数值达到与模式对应的预定值时,生成寄存器存储指示信号和读出请求信号;以及多个寄存器,其将所述移位寄存器的保存数据分割作为多个数据来进行存储,并且能够将所述多个数据以能够分别独立读出的形态保存,所述多个寄存器中的一个或多个寄存器对所述寄存器存储指示信号进行应答,存储由所述移位寄存器保存的所述PDM数据,所述滤波处理部对所述读出请求信号进行应答,从所述多个寄存器中的与所述模式对应的一个或多个寄存器中读出所述PDM数据。

    用于成像器的列并行的∑-Δ模拟到数字转换

    公开(公告)号:CN101160953A

    公开(公告)日:2008-04-09

    申请号:CN200680012353.7

    申请日:2006-04-12

    IPC分类号: H04N3/15 H04N5/217 H04N5/335

    摘要: 用于成像器的一种∑-Δ调制感测电路和一种模拟到数字转换器,所述∑-Δ调制感测电路和所述模拟到数字转换器不依赖于正被感测的重设与像素电压电平的比率。所述感测电路包含基于在所述成像器的多个列之间共用的参考电压的调节支路(273)。所述调节支路具有在感测操作期间被调制的可调整电阻开关电容器电路,所述可调整电阻开关电容器电路形成调整电流,在所述感测操作期间向与重设和像素信号之一相关联的电流施加所述调整电流。所述感测电路和模拟到数字转换器可基于所述重设与像素信号电压电平之间的差而产生数字代码,其实质上减轻与所述像素和重设信号电压相关联的噪声。所述参考电压也可用作对所述成像器的增益控制。