-
公开(公告)号:CN103023529B
公开(公告)日:2014-08-20
申请号:CN201210515624.8
申请日:2012-12-05
申请人: 天津光电通信技术有限公司
IPC分类号: H04B1/7095
摘要: 本发明涉及基于FPGA实现过采样Golay序列的同步检测的方法,硬件系统建立在FPGA基础上,包括Golay序列检测器模块、参数读取控制模块、系统控制模块、相关判决与锁定模块、延时模块及序列提取模块;采用Golay序列作为同步序列,能够减少假同步和假失步的可能性,检测模块采用特殊的同或算法,减少了50%滑动相关运算占用的移位寄存器,参数读取控制模块,实现了多种长度和参数Golay序列相关运算的复用,同样减少了同步系统所占用的FPGA片内资源,系统可以根据不同的过采样率灵活的调整序列检测运算间隔,实现支持1-16倍过采样的同步检测。
-
公开(公告)号:CN101902288B
公开(公告)日:2013-06-05
申请号:CN201010242403.9
申请日:2010-08-02
申请人: 中国航天科工集团第二研究院二○三所
IPC分类号: H04B17/00 , H04B1/707 , H04B1/7075 , H04B1/7095
摘要: 本发明公开了一种直序扩频二元相移键控调制器时延的测量方法,以数据解扩解调、时延相关为核心,将直序扩频二元相移键控调制器输入输出信号不同频不同波型的时延测量转换成同频同波型信号的时延测量,通过所搭建的系统实现。数字信号由基带信号发生器(1)经功分器(2)分为两路,一路经被测直序扩频二元相移键控调制器(3)后进入高速数据采集器(4),另一路直接由功分器(2)输出至高速数据采集器(4)。解调模块(5)、解扩模块(6)分别对采集的信号进行解调解扩处理,再由时延相关模块(7)计算两路信号的时延。本方法保证了在测量过程中不引入硬件带来的附加时延,当采样率为4GSa/s时,可保证时延测量准确度<500ps。
-
公开(公告)号:CN102158274A
公开(公告)日:2011-08-17
申请号:CN201110112417.3
申请日:2011-05-03
申请人: 福州瑞芯微电子有限公司
IPC分类号: H04B7/26 , H04B1/7095
摘要: 本发明提供一种广播定位系统的帧同步方法,包括如下步骤:步骤10、利用原广播系统的帧同步方法进行帧同步,如果成功,则帧同步完成;否则,进入步骤20;步骤20、将输入的数字信号数据与本地存储的扩频码列表中各个需要检测的扩频码进行滑动相关,在至少1帧时间长度的滑动相关的结果中找到相关模值峰值的位置,并与门限值比较,判断帧同步是否成功,当有一扩频码对应的帧同步判断成功,则帧同步成功;否则帧同步失败,转入步骤10重新进行帧同步。本发明的运算量小,提高了帧同步的灵敏度和准确性。
-
公开(公告)号:CN118554969A
公开(公告)日:2024-08-27
申请号:CN202410638407.0
申请日:2024-05-22
申请人: 西安电子科技大学
IPC分类号: H04B1/708 , H04B1/7087 , H04B1/7095 , H04L27/26
摘要: 一种超低信噪比高动态环境下的信号捕获和同步方法及应用,包括:帧同步采用二次扩频技术,一次相关对信号进行并行滑动解扩,二次相关用于捕获和定时;以功率归一化后的二次相关值设置固定门限进行捕获检测;以未功率归一化的二次相关值进行搜索,确定正确的定时位置;位同步采用多路并行解扩跟踪的方法,在当前同步位置和前后各N个采样点运用非相干累加解扩值选出具有最佳相位的一路数据,并对最佳采样位置进行调整;载波同步采用时频域联合估频偏的方法,频域通过对同步段一次相关值做FFT的方法估计载波频偏,时域通过数据段插入导频的方式进行载波的跟踪;本发明的信号捕获和同步方法在超低信噪比高动态的环境下,仍可实现信号的同步。
-
公开(公告)号:CN101325428B
公开(公告)日:2011-08-17
申请号:CN200810136867.4
申请日:2008-08-01
申请人: 哈尔滨工业大学
IPC分类号: H04B1/7115 , H04B1/7095
摘要: 分数傅立叶变换域辅助直扩系统多径信号捕获方法,它涉及一种直接序列扩频系统的多径信号捕获方法,以解决采用RAKE接收机接收多路信号的系统存在的捕获部分结构较复杂和捕获耗费时间较长的问题。在待发射的扩频信号前加入若干周期的切普信号作为捕获的参考信号;相关器对接收到的信号进行一次滑动相关,找到能量最强的多径分量;将相关器对准最强多径分量中的切普信号,在一个周期内对该切普信号进行最优阶数的分数傅立叶变换;找到所有多径信号中的切普信号在分数域对应的峰值位置,根据峰值位置与时延间的线性关系计算出所有多径信号相对于最强路径信号的时延;将所有相关器根据步骤四计算出的信号时延对准相应的多径信号并进行相关接收。
-
公开(公告)号:CN118041392B
公开(公告)日:2024-06-21
申请号:CN202410434293.8
申请日:2024-04-11
申请人: 南京控维通信科技有限公司
IPC分类号: H04B1/707 , H04B1/7095 , H04B1/7077 , H04B1/711
摘要: 本发明公开了一种DSSS‑TDMA系统信号的捕获方法及装置,该方法包括启动延迟器及信号缓存模块,采集信号,将信号分为预定个窗口,对每个窗口内的信号进行缓存和分包;启动信号相关窗口更新模块,根据预设的扩频比,设置相关窗口,在相关窗口内对分包后的信号进行更新;启动信号频域峰值搜索模块,对相关窗口内的信号进行频域搜索,保存峰值对应的相关窗口的信号参数;启动信号二次峰值搜索模块,判断信号到达的位置;启动频偏估计模块,提取信号到达位置对应的信号参数,恢复原始时域信号,对原始时域信号进行频偏估计,得到最终的时域信号。本发明让系统在极低的信噪比下,获得精确的捕获效果,同时降低了信号检测的难度和复杂度。
-
公开(公告)号:CN105577232B
公开(公告)日:2018-12-25
申请号:CN201510976094.0
申请日:2015-12-22
申请人: 中国船舶重工集团公司第七一五研究所
IPC分类号: H04B1/708 , H04B1/7095
摘要: 本发明涉及一种基于FPGA的复合序列FWT快速相关检测方法,该方法基于由数据预处理和控制模块、FWT模块和最大值选取模块组成的FPGA来实现,设计的FWT模块采用基4蝶形分解运算结构,能实现2n‑1(n=3~10)长度不同类型复合序列在序列族号与序列相位未知情况下的快速相关检测;本发明具有序列相关运算速度快、节省存储资源、通用性好的特点。
-
公开(公告)号:CN105577232A
公开(公告)日:2016-05-11
申请号:CN201510976094.0
申请日:2015-12-22
申请人: 中国船舶重工集团公司第七一五研究所
IPC分类号: H04B1/708 , H04B1/7095
CPC分类号: H04B1/708 , H04B1/7095
摘要: 本发明涉及一种基于FPGA的复合序列FWT快速相关检测方法,该方法基于由数据预处理和控制模块、FWT模块和最大值选取模块组成的FPGA来实现,设计的FWT模块采用基4蝶形分解运算结构,能实现2n-1(n=3~10)长度不同类型复合序列在序列族号与序列相位未知情况下的快速相关检测;本发明具有序列相关运算速度快、节省存储资源、通用性好的特点。
-
公开(公告)号:CN118041392A
公开(公告)日:2024-05-14
申请号:CN202410434293.8
申请日:2024-04-11
申请人: 南京控维通信科技有限公司
IPC分类号: H04B1/707 , H04B1/7095 , H04B1/7077 , H04B1/711
摘要: 本发明公开了一种DSSS‑TDMA系统信号的捕获方法及装置,该方法包括启动延迟器及信号缓存模块,采集信号,将信号分为预定个窗口,对每个窗口内的信号进行缓存和分包;启动信号相关窗口更新模块,根据预设的扩频比,设置相关窗口,在相关窗口内对分包后的信号进行更新;启动信号频域峰值搜索模块,对相关窗口内的信号进行频域搜索,保存峰值对应的相关窗口的信号参数;启动信号二次峰值搜索模块,判断信号到达的位置;启动频偏估计模块,提取信号到达位置对应的信号参数,恢复原始时域信号,对原始时域信号进行频偏估计,得到最终的时域信号。本发明让系统在极低的信噪比下,获得精确的捕获效果,同时降低了信号检测的难度和复杂度。
-
公开(公告)号:CN103199886B
公开(公告)日:2014-12-10
申请号:CN201310076990.2
申请日:2013-03-11
申请人: 北京理工大学
IPC分类号: H04B1/7073 , H04B1/7095
摘要: 本发明提供一种基于滑窗搜索的ZCZ序列初相位估算方法,具体步骤为:确定滑动窗口的滑动范围;确定检测门限;找到当前滑动窗口内各采样点的最大幅度值,将滑动窗的中心位置移到其上;获取验证门限;判断滑动窗口内是否只存在一个峰且该峰是否位于滑动窗口中心附近,若满足上述两条件,则将相关峰对应ZCZ序列中码相位作为初始相位,否则进行搜索。该方法通过匹配特定长度的零相关窗口,结合窗口内具有特定宽度的唯一相关峰,有效降低平均同步时间,保证较高的检测概率,减小虚警概率。
-
-
-
-
-
-
-
-
-