HEAT EXCHANGE MANIFOLD
    1.
    发明公开
    HEAT EXCHANGE MANIFOLD 失效
    热交换歧管

    公开(公告)号:EP0434772A1

    公开(公告)日:1991-07-03

    申请号:EP90904398.0

    申请日:1990-03-09

    IPC分类号: F28F3 F28D9 F28F9

    摘要: L'invention concerne un distributeur composé d'une pluralité de segments (6), dans chacun desquels se trouve une ouverture (7) ainsi qu'au moins un évidement situé dans une surface, s'étendant entre l'ouverture et un bord du segment, de sorte que lorsque la pluralité de segments sont fixés ensemble, les ouvertures forment ensemble une chambre de distribution (13) et les évidements définissent entre lesdits segments des passages d'écoulement (10a, 10b, 10c) aboutissant dans la chambre. Ledit distributeur comprend également des éléments de fermeture (8) situés à chaque extrémité de la chambre, un passage commun d'écoulement (4) étant prévu entre la chambre et l'extérieur du distributeur.

    摘要翻译: 本发明涉及一种由多个分段(6)组成的分配器,每个分段是开口(7)和位于表面中的至少一个凹槽,所述凹槽在开口和 使得当多个节段固定在一起时,这些孔一起形成分配室(13),并且凹部限定在通向室中的所述节段流动通道(10a,10b,10c)之间。 所述分配器还包括位于腔室的每个端部处的封闭元件(8),在腔室与分配器的外部之间提供共同的流动通道(4)。

    PARALLEL TEXT MATCHING METHODS AND APPARATUS
    2.
    发明公开
    PARALLEL TEXT MATCHING METHODS AND APPARATUS 失效
    方法和装置符号文本比较。

    公开(公告)号:EP0151136A1

    公开(公告)日:1985-08-14

    申请号:EP84902422.0

    申请日:1984-06-11

    申请人: AT&T Corp.

    IPC分类号: G06F7 G06F17

    CPC分类号: G06F17/30985

    摘要: Un circuit de détermination de concordances de modèles permet la détermination simultanée ou quasi-simultanée de concordances de lignes entières de texte avec un modèle de test d'expressions courantes. Le circuit comprend une pluralité de cellules de reconnaissance de symboles (21, 23), des moyens d'application de chaque signal de symboles (Ii-In) à une cellule respective de reconnaissance, des moyens (24) pour appliquer séquentiellement chacun de ces signaux de test de modèle à toutes ces cellules et des moyens (26) de détection de l'apparition séquentielle de ces signaux de test de modèle dans des cellules successives. Dans un mode de réalisation, les cellules de reconnaissance de symboles sont des variantes de machines asynchrones d'état fini.

    MULTI-DEVICE APPARATUS SYNCHRONIZED TO THE SLOWEST DEVICE
    4.
    发明公开
    MULTI-DEVICE APPARATUS SYNCHRONIZED TO THE SLOWEST DEVICE 失效
    ON最慢的分量同步多个组件单位。

    公开(公告)号:EP0128171A1

    公开(公告)日:1984-12-19

    申请号:EP83903894.0

    申请日:1983-11-17

    IPC分类号: G06F13 G06F5

    CPC分类号: G06F5/065 G06F13/405

    摘要: Un appareil synchrone (10) synchronisé sur le fonctionnement du dispositif le plus long comprend une plurality de dispositifs (101a-101e) tels que des mémoires-tampons de type premier rentré/premier sorti (FIFO) reliées à au moins un mécanisme de synchronisation tel qu'un circuit additionneur total (110, 111). Chaque dispositif produit un signal indiquant qu'il est prêt à fonctionner et un autre signal indiquant l'achèvement d'une opération. Chaque dispositif reçoit un signal déclenchant son fonctionnement et un signal qui arrête son fonctionnement. Le mécanisme de synchronisation produit le signal de déclenchement de fonctionnement au moment où l'on détecte au moins un des signaux de réserve. Le mécanisme de synchronisation produit le signal d'arrêt au moment où tous les dispositifs émettent le signal d'achèvement et continue à produire ce signal aussi longtemps que l'on détecte un signal d'achèvement.

    HYPEREDGE ENTITY-RELATIONSHIP DATA BASE SYSTEMS
    5.
    发明公开
    HYPEREDGE ENTITY-RELATIONSHIP DATA BASE SYSTEMS 失效
    HYPER graphes THING关系数据库系统。

    公开(公告)号:EP0126121A1

    公开(公告)日:1984-11-28

    申请号:EP83903744.0

    申请日:1983-11-02

    IPC分类号: G06F17 H04Q3

    CPC分类号: G06F17/30604 H04Q3/47

    摘要: Système de gestion de bases de données dans lequel les entités de données sont constituées par des enregistrements représentant des noeuds (10, 12-15) dans un graphe orienté décrivant les relations entre les entités. Le corps de chaque noeud représente une des entités physiques à utiliser tandis que les arcs (16-18, 21, 22) de chaque noeud représentent les relations entre cette entité physique et d'autres entités physiques. Certains arcs sont des hyper-arcs (18) afin de permettre l'identification de relations simultanées avec plus d'un autre noeud. Une application de ce système dans l'attribution à des abonnés d'équipements téléphoniques extérieurs à l'installation est également décrite.

    TIME-ORDERED DATA BASE
    6.
    发明公开
    TIME-ORDERED DATA BASE 失效
    TIME父数据基地。

    公开(公告)号:EP0125289A1

    公开(公告)日:1984-11-21

    申请号:EP83903747.0

    申请日:1983-11-02

    IPC分类号: G06F17 H04Q3

    摘要: Système de base de données dans lequel les versions futures de la base de données sont maintenues couramment en réponse à des ordres d'exécution future. Toutes les transactions avec la base de données reçoivent une marque correspondant au temps, assurant l'accès à la version correcte de la base de données. Les informations concernant les différentes versions sont stockées sous la forme de noeuds delta ou de listes. On décrit également l'application de ce système de base de données à l'attribution de facilités téléphoniques d'installations extérieures à des abonnés.

    DUPLICATED NETWORK ARRAYS AND CONTROL FACILITIES FOR PACKET SWITCHING
    7.
    发明公开
    DUPLICATED NETWORK ARRAYS AND CONTROL FACILITIES FOR PACKET SWITCHING 失效
    DOUBLE已完成布局和控制装置方面的分组交换网络。

    公开(公告)号:EP0124590A1

    公开(公告)日:1984-11-14

    申请号:EP83903726.0

    申请日:1983-10-26

    IPC分类号: H04Q11 H04L12

    摘要: Procédé de communication et système de commutation par paquets dans lequel les paquets comprenant des adresses logiques et des informations vocales/de données sont communiquées au travers du système par des réseaux de commutation par paquets (116) qui sont interconnectés par des lignes de jonction digitale à haute vitesse (118), chacune de ces lignes de jonction se terminant directement aux deux extrémités par des contrôleurs de jonction (131). Pendant l'établissement initial d'un appel particulier, des processeurs centraux (115) associés à chaque réseau dans l'acheminement désiré mémorisent les informations nécessaires aux transformations d'adresses logiques en adresses physiques dans les contrôleurs qui assurent toutes les transformations d'adresses logiques en adresses physiques sur les paquets ultérieurs de la l'appel. Chaque réseau comprend des matrices reproduites en double (170, 171), chacune d'elles ayant des étages de noeuds de commutation sensibles à l'adresse physique associée à un paquet par un contrôleur pour communiquer ce paquet à un noeud ultérieur désigné. Chaque contrôleur de jonction transmet alternativement des paquets à des matrices reproduites en double disponibles au fur et à mesure que les paquets sont reçus de la ligne de jonction rattachée. Si une matrice n'est pas disponible pendant un intervalle de temps spécifié au départ par le processeur associé, un contrôleur de ligne de jonction affectée détecte et transmet cette information au processeur associé via un message d'entretien. Chaque contrôleur de jonction fournit des protocoles variables de signalisation et de mise en mémoire tampon de paquets pour chacune des matrices de manière à faciliter le transfert de paquets des matrices à la ligne de jonction rattachée.

    MANAGEMENT OF DEFECTS IN STORAGE MEDIA
    8.
    发明公开
    MANAGEMENT OF DEFECTS IN STORAGE MEDIA 失效
    管理在存储介质中的缺陷。

    公开(公告)号:EP0116544A1

    公开(公告)日:1984-08-29

    申请号:EP83900611.0

    申请日:1983-01-26

    IPC分类号: G06F3 G06F11 G11B5 G11B20 G11C29

    摘要: Procédé permettant d'éviter l'accès d'emplacements présentant des défauts dans des disques et d'autres supports de stockage. Un contrôleur de fichier sur disque (12) utilise des informations fournies par le fabriquant sur l'emplacement des défauts pour établir une liste séquentielle des adresses des emplacements de stockage défectueux dans le disque, et cette liste est stockée dans un tableau dans le disque. Pendant l'utilisation du disque (13), le contrôleur de fichier sur disque lit le tableau de défauts en le stockant dans sa mémoire (15) et l'utilise pour traduire les adresses virtuelles en adresses réelles. Le procédé de traduction saute les adresses réelles d'emplacements défectueux. Les adresses virtuelles sont traduites en adresses réelles en les incrémentant du nombre de défauts dont les adresses sont inférieures aux adresses réelles. Des adresses virtuelles contiguës successives sont traduites en adresses réelles en les incrémentant du nombre d'emplacements défectueux contigus qui suivent l'emplacement associé à l'adresse virtuelle précédente. Les adresses des nouveaux défauts détectés pendant l'utilisation du disque sont stockées par le contrôleur de fichier sur disque dans un espace de stockage temporaire sur le disque et sont incorporées dans le tableau des défauts lorsque le disque n'est plus utilisé.

    END-TO-END INFORMATION MEMORY ARRANGEMENT IN A LINE CONTROLLER
    9.
    发明公开
    END-TO-END INFORMATION MEMORY ARRANGEMENT IN A LINE CONTROLLER 失效
    MEMORY安排连续的新闻在线路控制。

    公开(公告)号:EP0112340A1

    公开(公告)日:1984-07-04

    申请号:EP83900598.0

    申请日:1983-01-12

    IPC分类号: H04Q11 H04L12

    摘要: Procédé de communication et système de commutation par paquet dans lequel des paquets comprenant des adresses physiques et des informations vocales/de données sont distribués au travers du système par des réseaux de commutation par paquet (116) qui sont interconnectés par des circuits interurbains numériques à haute vitesse (118) chacun de ces derniers se terminant directement aux deux extrémités par des contrôleurs de circuits interurbains (131, 140). Des terminaux d'abonnés (100) sont connectés au système de commutation au moyen de contrôleurs de lignes d'accès (112a) qui insèrent les adresses physiques dans les paquets. Les contrôleurs de lignes sont reliés à des concentrateurs (112) qui se branchent sur des réseaux de commutation par l'intermédiaire de circuits interurbains numériques à haute vitesse (117). Pendant l'établissement d'appel initial d'un appel particulier, les adresses physiques sont obtenues et stockées dans les contrôleurs de lignes par la transmission d'un paquet d'établissement d'appel et d'un paquet de réponse d'appel entre les contrôleurs de lignes d'origine et de destination. Chaque processeur (111) insère dans le paquet d'établissement d'appel les informations d'adressage nécessaires pour diriger les paquets au travers du réseau associé. Chaque réseau comprend des étages de noeuds de commutation qui sont sensibles aux adresses physiques dans un paquet et qui communiquent ce paquet à un noeud successif désigné. Les noeuds permettent d'obtenir un effet tampon variable et d'appliquer des techniques de rotation d'adresses de paquet et des protocoles de signalisation intranodale et internodale.

    TIME STAMPING FOR A PACKET SWITCHING SYSTEM
    10.
    发明公开
    TIME STAMPING FOR A PACKET SWITCHING SYSTEM 失效
    时间标记对于分组交换系统。

    公开(公告)号:EP0112338A1

    公开(公告)日:1984-07-04

    申请号:EP83900516.0

    申请日:1983-01-12

    IPC分类号: H04L12

    摘要: Méthode de communication et système de commutation par paquets, où des paquets comprenant des adresses logiques et des informations de voix/données sont communiqués par l'intermédiaire du système par un réseau de circuits de commutation par paquets (116) qui sont interconnectés par des circuits interurbains numériques à haute vitesse (118), chacun d'eux se terminant directement aux deux extrémités par des collecteurs (131, 140). Pendant l'établissement initial d'un appel particulier, des processeurs centraux (115) associés à chaque réseau (116) de l'acheminement désiré stockent le s informations nécessaires d'adresses logiques-physiques dans les contrôleurs qui effectuent toutes les transformatins d'adresses logiques en adresses physiques sur des paquets de l'appel. Chaque réseau comprend des détails de noeuds de commutation qui sont sensibles à l'adresse physique associée à un paquet par un contrôleur pour communiquer ces paquets à un noeud ultérieur désigné. Les noeuds assurent l'adaptation de la vitesse variable de paquet, la rotation d'adresse de paquet et les protocoles de signalisation intranodale et internodale. Chaque paquet possède un champ qui est mis à jour automatiquement par les contrôleurs pour accumuler le retard total pris par le paquet pendant sa progression au travers des réseaux. Chaque processeur est capable de procéder à une détection et à un isolement de pannes sur les réseaux, les circuits interurbains et les contrôleurs associés par transmission d'un seul paquet de test. Le test est effectué uniquement en réponse au paquet de test et aucun préconditionnement des contrôleurs des réseaux n'est nécessaire.