Schaltung zum Angleichen der Signalverzögerungszeiten von untereinander verbundenen Halbleiterchips
    2.
    发明公开
    Schaltung zum Angleichen der Signalverzögerungszeiten von untereinander verbundenen Halbleiterchips 失效
    电路,用于均衡的互连的半导体芯片的信号的延迟时间。

    公开(公告)号:EP0046482A1

    公开(公告)日:1982-03-03

    申请号:EP81103171.5

    申请日:1981-04-28

    IPC分类号: G05F1/46

    摘要: Zum Angleichen der unterschiedlichen Signalverzögerungszeiten der Logik-Gatter verschiedener Halbleiterchips ist auf jedem Halbleiterchip eine Regelschaltung (4) für die Signalverzögerung vorgesehen. Ihr wird als Bezugssignal ein externer, allen Halbleiterchips gemeinsamer Taktimpuls zugeführt. Die Regelschaltung vergleicht dessen Phasenlage mit der eines Impulszuges, der von einem zur Regelschaltung gehörenden spannungsgesteuerten Oszillator geliefert wird. Die als Vergleichsergebnis erhaltene und verstärkte Spannung beeinflußt den spannungsgesteuerten Oszillator, bis die beiden Impulszüge synchronisiert sind. Die verstärkte Spannung wird auch den Logik-Gattern zugeführt. Sie verändert deren Aufnahme von elektrischer Leistung so, daß die gewünschte Signalverzögerung, die eine Funktion der elektrischen Leistung ist, erreicht wird.

    摘要翻译: 用于均衡不同的半导体芯片的逻辑门的不同的信号的延迟时间,对于信号延迟控制电路(4)设置在每个半导体芯片上。 它作为一个参考信号,外部的,共同所有的半导体芯片时钟脉冲被提供。 该控制电路与由属于所述电压控制振荡器的控制电路供给的脉冲串的相位位置相比较。 电压获得作为比较结果和直到两个脉冲串是同步的增加的影响的电压控制振荡器。 放大后的电压被提供到逻辑门。 使所需的信号延迟,这是电功率的函数实现它改变电力的吸收。