摘要:
An interconnection network has a first stage network and a second stage network and a collection of devices outside the network so that a first device is capable of sending data to a second device. The first stage network is connected to inputs of the second stage network. The first and second stage networks each have more outputs than inputs. The data is first sent from the first device to the first stage network and then from the first stage network to the second stage network. The data is sent to the second device from the second stage network. The number of inputs to a device w the collection of devices from the second stage network exceeds the number of outputs from device w into the first stage network. The device w with Np input ports is capable of simultaneously receiving data from Np devices in the collection of devices. The latency through the entire system may be a fixed constant.
摘要:
One aspect of the invention provides an apparatus for modelling a plurality of switching operations arranged in a plurality of switching stages. The apparatus comprises a respective switch stage component for each switching stage, and each switch stage component comprises a respective addressable switch state indicator for each switching operation associated with the respective switching stage. The values of the switch state indicators in a given switch stage component identify a respective switch state indicator in another switch stage component. The switch stage components are interconnected such that addressing a switch state indicator in one switch stage component causes the respective identified switch state indicator in another switch stage component to be addressed. In the preferred embodiment, each switch stage component comprises a respective Look-Up Table.
摘要:
A method and apparatus are disclosed for dynamically reconfiguring a computing system. The method comprises detecting a predetermined condition triggering a reconfiguration of the computing system, and dynamically reconfiguring a signal path affected by the condition from a first mode to a second mode responsive to detecting the condition. The apparatus is a computing system, comprising: a plurality of I/O switches, a crossbar switch, a plurality of signal paths, and a system controller. Each signal path is defined by an I/O switch and the crossbar switch. The system controller is capable of detecting a predetermined condition triggering a reconfiguration, and dynamically reconfiguring at least one of the signal paths affected by the condition from a first mode to a second mode.
摘要:
L'invention est relative à une matrice de commutateurs à deux positions chacun permettant de transférer m signaux d'entrées vers le même nombre de sorties. La commande de la matrice est telle que tous les arrangements de m signaux entrants soient possibles sur m sorties. Cette matrice est caractérisée en ce qu'elle comporte une matrice principale (20) et une matrice de dépannage (22, 22 1 ) qui comprend un même nombre d'entrées et de sorties qui est au moins égal au plus petit des nombres n et p, n étant le nombre d'entrées de la matrice principale, et p le nombre de sorties de cette matrice. Les commutateurs de cette matrice de dépannage sont agencés et commandés de façon telle qu'elle agit comme un simple commutateur dont les entrées sont constituées par n'importe quel couple d'entrées (e' i , e' j ) de cette matrice de dépannage et dont les deux sorties (s' i , s' j ) sont constituées par les deux sorties de cette matrice de dépannage qui ont le même rang que le couple d'entrées, les autres entrées de la matrice de dépannage étant connectées aux sorties de même rang de cette matrice.
摘要:
A telecommunications switch has a matrix architecture of n × m bus-interconnected (33,34), or space-switch interconnected (74), switch nodes (30) together with additional switch nodes (30) and n × m switch peripherals (50) connected to the switch nodes externally of the bus (space-switch) interconnected switch node matrix. Fault protection redundancy is provided by providing each one of the peripherals with connections to two different switch nodes only one of which is enabled at any one time.
摘要:
Die vorliegende Erfindung betrifft ein Verfahren und Vorrichtungen zum Aufbau von Punkt-zu-Mehrpunkt-Verbindungen (A14, A33, A34) und Mehrpunkt-zu-Punkt-Verbindungen (B14, B15, B35) in einem Koppelfeld aus einer Mehrzahl von Stufen (I, II, III) mit jeweils einer Mehrzahl von Schaltmodulen (11-15, 21-25, 31-35). Dazu wird vorgeschlagen, wenn in mindestens einer Stufe (II) Schaltmodule (21-25) vorhanden sind, die bauartbedingt zugleich Punkt-zu-Mehrpunkt-Verbindungen (A14, A33, A34) als auch Mehrpunkt-zu-Punkt-Verbindungen (B14, B15, B35) schalten können, Punkt-zu-Mehrpunkt-Verbindungen (A14, A33, A34) in Schaltmodulen (25) zu schalten, bei denen bereits mehr Eingänge als Ausgänge mit Verbindungen belastet sind, und Mehrpunkt-zu-Punkt-Verbindungen (B14, B15, B35) von Schaltmodulen (24) zu schalten, bei denen bereits mehr Ausgänge als Eingänge mit Verbindungen belastet sind
摘要:
Un réseau de commutateurs a n entrées et n+p sorties (ou inversement), ces n entrées étant destinées à être connectées à toute combinaison de n sorties parmi les n+p sorties, n et p étant des entiers quelconques prédéterminés tels que n est supérieur ou égal à 4 et p est supérieur ou égal à 2, ces commutateurs comportant quatre pattes et au moins deux configurations. Il comporte :
un nombre n de blocs nominaux comprenant chacun un commutateur, une entrée, une sortie, une patte d'entrée et une patte de sortie, un nombre p de blocs de redondance comprenant chacun une sortie et une patte d'entrée, un nombre a de blocs généraux, a étant le plus petit entier tel que 2a soit égal ou supérieur à n , chaque bloc général comportant un bloc d'interconnexion ayant p pattes d'entrée et p pattes de sortie. Les blocs nominaux et redondants sont répartis parmi ces blocs généraux à raison d'au plus deux blocs nominaux, chaque bloc général ayant un nombre de pattes d'entrée connectées au moins égal au nombre de pattes de sortie connectées à des blocs de redondance, chaque patte de sortie de chaque bloc étant reliée à une patte d'entrée d'un autre bloc.