-
公开(公告)号:TW201628126A
公开(公告)日:2016-08-01
申请号:TW104135018
申请日:2015-10-26
发明人: 鈴木大介 , SUZUKI, DAISUKE , 千葉洋一郎 , CHIBA, YOUICHIROU , 山田匠 , YAMADA, TAKUMI
IPC分类号: H01L21/768 , C30B1/02 , H01L21/306 , C30B29/06 , H01L21/02 , H01L21/285 , H01L21/324
CPC分类号: H01L21/28525 , C23C16/045 , C30B1/023 , C30B29/06 , C30B29/08 , H01L21/0243 , H01L21/0245 , H01L21/02532 , H01L21/02576 , H01L21/02579 , H01L21/0262 , H01L21/28556 , H01L21/324 , H01L21/743 , H01L21/76843 , H01L21/76876 , H01L21/76879
摘要: 於一實施形態之方法,係沿著半導體基板中界定有凹部之壁面,形成半導體材料之第1薄膜。接著,藉由在設定為第1壓力之容器內將被處理體退火,而在不移動第1薄膜的情況下,沿著半導體基板中界定有凹部之壁面,形成使第1薄膜之半導體材料結晶化而設置之磊晶區域。接著,沿著界定有該凹部之壁面,形成半導體材料之第2薄膜。接著,藉由在設定為低於第1壓力之第2壓力的容器內將被處理體退火,進一步地形成使朝向凹部之底部移動之第2薄膜之該半導體材料結晶化而設置之磊晶區域。
简体摘要: 于一实施形态之方法,系沿着半导体基板中界定有凹部之壁面,形成半导体材料之第1薄膜。接着,借由在设置为第1压力之容器内将被处理体退火,而在不移动第1薄膜的情况下,沿着半导体基板中界定有凹部之壁面,形成使第1薄膜之半导体材料结晶化而设置之磊晶区域。接着,沿着界定有该凹部之壁面,形成半导体材料之第2薄膜。接着,借由在设置为低于第1压力之第2压力的容器内将被处理体退火,进一步地形成使朝向凹部之底部移动之第2薄膜之该半导体材料结晶化而设置之磊晶区域。
-
公开(公告)号:TWI622125B
公开(公告)日:2018-04-21
申请号:TW104135018
申请日:2015-10-26
发明人: 鈴木大介 , SUZUKI, DAISUKE , 千葉洋一郎 , CHIBA, YOUICHIROU , 山田匠 , YAMADA, TAKUMI
IPC分类号: H01L21/768 , C30B1/02 , H01L21/306 , C30B29/06 , H01L21/02 , H01L21/285 , H01L21/324
CPC分类号: H01L21/28525 , C23C16/045 , C30B1/023 , C30B29/06 , C30B29/08 , H01L21/0243 , H01L21/0245 , H01L21/02532 , H01L21/02576 , H01L21/02579 , H01L21/0262 , H01L21/28556 , H01L21/324 , H01L21/743 , H01L21/76843 , H01L21/76876 , H01L21/76879
-
公开(公告)号:TWI628700B
公开(公告)日:2018-07-01
申请号:TW105104370
申请日:2016-02-16
发明人: 千葉洋一郎 , CHIBA, YOUICHIROU , 山田匠 , YAMADA, TAKUMI , 鈴木大介 , SUZUKI, DAISUKE
IPC分类号: H01L21/20 , H01L21/205 , H01L21/22
-
公开(公告)号:TWI581369B
公开(公告)日:2017-05-01
申请号:TW103144686
申请日:2014-12-22
发明人: 柿本明修 , KAKIMOTO, AKINOBU , 千葉洋一郎 , CHIBA, YOUICHIROU , 山田匠 , YAMADA, TAKUMI , 鈴木大介 , SUZUKI, DAISUKE
IPC分类号: H01L21/768 , H01L21/285 , H01L21/205 , H01L21/67
CPC分类号: H01L21/76877 , C30B1/023 , C30B25/00 , C30B29/06 , H01L21/02667 , H01L21/28525 , H01L21/28531 , H01L21/67109 , H01L21/76879
-
公开(公告)号:TW201703117A
公开(公告)日:2017-01-16
申请号:TW105104370
申请日:2016-02-16
发明人: 千葉洋一郎 , CHIBA, YOUICHIROU , 山田匠 , YAMADA, TAKUMI , 鈴木大介 , SUZUKI, DAISUKE
IPC分类号: H01L21/20 , H01L21/205 , H01L21/22
CPC分类号: H01L29/401 , C30B25/00 , H01L21/223 , H01L21/32055 , H01L21/32135 , H01L21/32155 , H01L21/3247
摘要: 本發明係一種被處理體的凹部之充填方法,該被處理體具備半導體基板及設在該半導體基板上的絕緣膜,前述凹部貫穿前述絕緣膜而延伸至前述半導體基板的內部為止,且該方法包括: (a)步驟,沿著劃分出前述凹部的壁面而形成半導體材料之第一薄膜; (b)步驟,氣相摻雜前述第一薄膜; (c)步驟,將前述被處理體在容器內退火,藉以不使經氣相摻雜的前述第一薄膜移動而沿著劃分出前述凹部之前述半導體基板的面,由前述第一薄膜的半導體材料形成相應於前述半導體基板的結晶之磊晶區域; (d)步驟,沿著劃分出前述凹部之壁面而形成半導體材料之第二薄膜;以及 (e)步驟,將前述被處理體在前述容器內退火,藉以由朝前述凹部的底部移動之前述第二薄膜的半導體材料,進一步形成磊晶區域。
简体摘要: 本发明系一种被处理体的凹部之充填方法,该被处理体具备半导体基板及设在该半导体基板上的绝缘膜,前述凹部贯穿前述绝缘膜而延伸至前述半导体基板的内部为止,且该方法包括: (a)步骤,沿着划分出前述凹部的壁面而形成半导体材料之第一薄膜; (b)步骤,气相掺杂前述第一薄膜; (c)步骤,将前述被处理体在容器内退火,借以不使经气相掺杂的前述第一薄膜移动而沿着划分出前述凹部之前述半导体基板的面,由前述第一薄膜的半导体材料形成相应于前述半导体基板的结晶之磊晶区域; (d)步骤,沿着划分出前述凹部之壁面而形成半导体材料之第二薄膜;以及 (e)步骤,将前述被处理体在前述容器内退火,借以由朝前述凹部的底部移动之前述第二薄膜的半导体材料,进一步形成磊晶区域。
-
公开(公告)号:TW201539657A
公开(公告)日:2015-10-16
申请号:TW103144686
申请日:2014-12-22
发明人: 柿本明修 , KAKIMOTO, AKINOBU , 千葉洋一郎 , CHIBA, YOUICHIROU , 山田匠 , YAMADA, TAKUMI , 鈴木大介 , SUZUKI, DAISUKE
IPC分类号: H01L21/768 , H01L21/285 , H01L21/205 , H01L21/67
CPC分类号: H01L21/76877 , C30B1/023 , C30B25/00 , C30B29/06 , H01L21/02667 , H01L21/28525 , H01L21/28531 , H01L21/67109 , H01L21/76879
摘要: 一種被處理體之凹部充填方法,該被處理體具有半導體基板及設於該半導體基板上之絕緣膜,該凹部貫穿該絕緣膜俾使延伸至該半導體基板為止,該方法包含:沿著區隔該凹部之壁面形成摻雜雜質之第1半導體層之步驟,該第1半導體層包含沿著區隔該凹部之側壁面而延伸之第1非晶系半導體區域;於該第1半導體層上形成第2半導體層之步驟,該第2半導體層具有較該第1半導體層之雜質濃度為低之雜質濃度,且具有較該第1半導體層之膜厚為小之膜厚,該第2半導體層包含形成於該第1非晶系半導體區域上之第2非晶系半導體區域;將被處理體退火之步驟,於該凹部之底部,從該第1半導體層及該第2半導體層形成對應於該半導體基板之結晶之磊晶區;及蝕刻該第1非晶系半導體區域及該第2非晶系半導體區域之步驟。
简体摘要: 一种被处理体之凹部充填方法,该被处理体具有半导体基板及设于该半导体基板上之绝缘膜,该凹部贯穿该绝缘膜俾使延伸至该半导体基板为止,该方法包含:沿着区隔该凹部之壁面形成掺杂杂质之第1半导体层之步骤,该第1半导体层包含沿着区隔该凹部之侧壁面而延伸之第1非晶系半导体区域;于该第1半导体层上形成第2半导体层之步骤,该第2半导体层具有较该第1半导体层之杂质浓度为低之杂质浓度,且具有较该第1半导体层之膜厚为小之膜厚,该第2半导体层包含形成于该第1非晶系半导体区域上之第2非晶系半导体区域;将被处理体退火之步骤,于该凹部之底部,从该第1半导体层及该第2半导体层形成对应于该半导体基板之结晶之磊晶区;及蚀刻该第1非晶系半导体区域及该第2非晶系半导体区域之步骤。
-
-
-
-
-