-
公开(公告)号:US5784185A
公开(公告)日:1998-07-21
申请号:US699657
申请日:1996-08-19
IPC分类号: G02F1/015 , H04B10/50 , H04B10/508 , H04J20060101 , H04J3/00 , H04J3/02 , H04J3/04 , H04J14/08 , H04L7/00 , H04L7/033
CPC分类号: H04B10/505 , H04B10/508 , H04J14/08 , H04L7/0037 , H04L7/0075 , H04J14/083 , H04L7/0337
摘要: A receiver at a node in an optical network receives an optical clock signal and an OTDM datastream. A detector converts the clock signal to the electrical domain. A variable delay stage applies a selected delay to the clock signal in the electrical domain. A non-linear electro-optic modulator which may be an electro-absorption modulator, receives the OTDM datastream at its optical input. An electrical control input of the modulator is connected to the output of the variable delay stage. The electro-optic modulator outputs an OTDM channel selected by setting the delay of the variable delay stage. The variable delay stage may include a number of logic gates, particularly AND gates, connected between a pair of microstrip delay lines. The gates are controlled to provide different paths with different corresponding delay times for the clock signal.
摘要翻译: 光网络中的节点处的接收机接收光时钟信号和OTDM数据流。 检测器将时钟信号转换为电域。 可变延迟级将选择的延迟施加到电域中的时钟信号。 可以是电吸收调制器的非线性电光调制器在其光输入处接收OTDM数据流。 调制器的电气控制输入连接到可变延迟级的输出端。 电光调制器通过设置可变延迟级的延迟来输出选择的OTDM信道。 可变延迟级可以包括连接在一对微带延迟线之间的多个逻辑门,特别是与门。 门被控制以为时钟信号提供具有不同相应延迟时间的不同路径。
-
公开(公告)号:US5831752A
公开(公告)日:1998-11-03
申请号:US737914
申请日:1996-12-24
申请人: David Cotter , Kevin Smith , Julian K. Lucek , David C. Rogers
发明人: David Cotter , Kevin Smith , Julian K. Lucek , David C. Rogers
IPC分类号: H04B10/299 , H04J14/08 , H04L7/00 , H04L7/04 , H04L7/10 , H04L12/28 , H04L12/42 , H04L12/56 , H04Q3/00 , H04Q3/52 , H04Q11/00
CPC分类号: H04B10/299 , H04J14/08 , H04L12/2852 , H04L7/0075 , H04Q11/0062 , H04L7/041 , H04Q11/0066 , H04Q2011/0013 , H04Q2011/002 , H04Q2011/0033 , H04Q2011/0035 , H04Q2011/0039 , H04Q2011/0041 , H04Q2011/0045 , H04Q2011/0092
摘要: A multi-bit packet carried on an optical network includes a marker pulse. A bit-rate clock for use in a bit-level operation on the packet is generated by replicating the marker pulse. The bit-level operation may comprise retiming, regeneration or demultiplexing. The marker pulse may be distinguished by a fixed, bit-asynchronous time relationship to the rest of the packet.
摘要翻译: PCT No.PCT / GB95 / 01175 Sec。 371日期:1996年12月24日 102(e)日期1996年12月24日PCT提交1995年5月23日PCT公布。 公开号WO95 / 32568 日期:1995年11月30日光网络上承载的多位分组包括标记脉冲。 通过复制标记脉冲来产生用于分组上的位电平操作的比特率时钟。 比特级操作可以包括重新定时,再生或解复用。 标记脉冲可以通过与分组的其余部分的固定的位 - 异步时间关系来区分。
-