-
公开(公告)号:WO2022019346A1
公开(公告)日:2022-01-27
申请号:PCT/KR2020/009585
申请日:2020-07-21
Applicant: 엘지전자 주식회사
Abstract: 본 발명에 따른 반도체 발광소자는 제1 도전형 전극; 일면 상에는 상기 제1 도전형 전극이 형성되고, 타면 상에는 언도프드 반도체층이 형성된 제1 도전형 반도체층; 상기 제1 도전형 반도체층의 일면 상에 형성된 활성층; 상기 활성층 상에 형성된 제2 도전형 반도체층; 및 상기 제2 도전형 반도체층 상에 형성된 제2 도전형 전극을 포함하고, 상기 언도프드 반도체층을 기준으로 상기 제1 도전형 반도체층이 형성된 면의 타면에 전기 전도성 있는 물질로 형성된 광투과층을 포함하는 것을 특징으로 한다.
-
公开(公告)号:WO2021060577A1
公开(公告)日:2021-04-01
申请号:PCT/KR2019/012438
申请日:2019-09-25
Applicant: 엘지전자 주식회사
Abstract: 본 명세서에서는 반도체 발광 소자의 전사 과정에서 발생하는 배열 오차를 최소화하는 제조 방법 및 이를 이용한 디스플레이 장치를 제공한다. 구체적으로, 접착력이 있는 유연소재를 포함하는 전사기판을 이용하여 반도체 발광 소자를 진공 압착 또는 고압 압착하여, 배열오차를 최소화하여 성장기판(또는 조립기판)에서 전사기판으로 또는 전사기판에서 배선기판으로 전사할 수 있다. 여기서 본 발명의 일 실시예에 따른 디스플레이 장치는, 기판, 상기 기판 상에 위치하는 돌출부를 포함하는 접착층, 상기 접착층 상에 위치하는 반도체 발광 소자; 상기 반도체 발광 소자 및 상기 접착층 상에 위치하는 절연층 및 상기 반도체 발광 소자와 전기적으로 연결되는 배선 전극을 포함하고, 상기 접착층의 상기 돌출부는 상기 접착층과 접촉하는 상기 반도체 발광 소자의 접촉면의 형상에 대응하여 일정한 간격을 두고 위치하는 것을 특징으로 한다.
-
公开(公告)号:WO2020122699A2
公开(公告)日:2020-06-18
申请号:PCT/KR2020/004880
申请日:2020-04-10
Applicant: 엘지전자 주식회사
Abstract: 본 발명에 따른 디스플레이 장치는 제1 전극 및 제2 전극이 배치되는 기판 및 상기 기판에 수용되는 반도체 발광소자 패키지를 포함하고, 상기 반도체 발광소자 패키지는, 베이스부; 상기 베이스부 상에 형성되는 제1 전극 패드; 상기 제1 전극 패드 상에 배치되는 반도체 발광소자; 상기 반도체 발광소자의 측면을 감싸도록 상기 제1 전극 패드 상에 형성되는 평탄화층; 및 상기 평탄화층 및 반도체 발광소자와 오버랩 되도록 형성되는 제2 전극 패드를 포함하고, 상기 제1 전극 패드는 반사 전극을 포함하는 것을 특징으로 한다.
-
公开(公告)号:WO2020009262A1
公开(公告)日:2020-01-09
申请号:PCT/KR2018/007833
申请日:2018-07-11
Applicant: 엘지전자 주식회사
Abstract: 본 발명에 따른 디스플레이 장치는 복수의 반도체 발광소자들을 구비하고, 상기 반도체 발광소자들 중 적어도 하나는, 제1도전형 전극 및 제2도전형 전극; 상기 제1도전형 전극이 배치되는 제1도전형 반도체층; 상기 제1도전형 반도체층과 오버랩되며, 상기 제2도전형 전극이 배치되는 제2도전형 반도체층; 상기 제1도전형 반도체층과 상기 제2도전형 반도체층 사이에 배치되는 활성층; 상기 제2도전형 반도체층 상에 배치되는 중간층; 상기 중간층 상에 전해연마(Electro polishing)가 가능한 다공성 재질로 형성된 돌기; 및 상기 중간층과 상기 돌기 사이에 배치되는 언도프드(undoped) 반도체층을 포함한다. 나아가, 상기 중간층은, 제2도전형 불순물을 포함하는 제1레이어; 및 상기 제1레이어보다 제2도전형 불순물 농도가 높게 형성되는 제2레이어를 포함하고, 상기 제1레이어 및 제2레이어는 순차적으로 반복되며 적층되는 것을 특징으로 한다.
-
公开(公告)号:WO2023033261A1
公开(公告)日:2023-03-09
申请号:PCT/KR2021/018345
申请日:2021-12-06
Applicant: 엘지전자 주식회사
Abstract: 실시예는 반도체 발광소자의 조립 기판구조 및 이를 포함하는 디스플레이 장치에 관한 것이다. 실시예에 따른 반도체 발광소자의 조립 기판구조는, 기판 상에 이격되어 배치된 제1 조립 기판 구조 및 제2 조립 기판 구조를 포함할 수 있다. 상기 제1 조립 기판 구조는, 제1거리로 이격된 제1 전극과 제2 전극 및 원형의 제1 조립 홀을 구비하는 제1 격벽을 포함할 수 있다. 상기 제2 조립 기판 구조는, 상기 제1 거리 보다 큰 제2 거리로 이격된 제3 전극과 제4 전극 및 타원형인 제2 조립 홀을 구비하는 제2 격벽을 포함할 수 있다. 상기 제2 조립 홀은, 적어도 일부가 상호 중첩된 제2-1 조립 홀 및 제2-2 조립 홀을 포함할 수 있다.
-
公开(公告)号:WO2021054491A1
公开(公告)日:2021-03-25
申请号:PCT/KR2019/012065
申请日:2019-09-18
Applicant: 엘지전자 주식회사
Abstract: 본 명세서에서는 유체 내에서 특정 방향으로 기판에 조립되는 반도체 발광 소자를 제공함으로써, 상기 반도체 발광 소자의 조립 속도 및 조립 정밀도를 향상시킬 수 있다. 여기서 본 발명의 일 실시예에 따른 반도체 발광 소자는, 제1 도전형 반도체층, 활성층 및 제2 도전형 반도체층으로 이루어진 반도체 발광 구조 및 상기 제1 도전형 반도체층의 하부에 위치하는 요철 구조를 포함한다. 상기 요철 구조는 조립 시 조립 저지층 역할을 수행하여, 상기 요철 구조가 구비된 일면으로 반도체 발광 소자가 조립 기판에 조립되는 것을 방지한다.
-
公开(公告)号:WO2020032313A1
公开(公告)日:2020-02-13
申请号:PCT/KR2018/009958
申请日:2018-08-29
Applicant: 엘지전자 주식회사
Abstract: 본 발명에 따른 디스플레이 장치는 복수의 반도체 발광소자들을 구비하고, 상기 반도체 발광소자들 중 적어도 하나는, 제1도전형 전극 및 제2도전형 전극; 상기 제1도전형 전극이 배치되는 제1도전형 반도체층; 상기 제1도전형 반도체층과 오버랩되며, 상기 제2도전형 전극이 배치되는 제2도전형 반도체층; 상기 제1도전형 반도체층과 상기 제2도전형 반도체층 사이에 배치되는 활성층; 상기 제2도전형 반도체층 상에 배치되는 언도프드(undoped) 반도체층; 및 상기 언도프드 반도체층 상에 전해연마(Electro polishing)가 가능한 다공성 재질로 형성된 돌기를 구비하는 것을 특징으로 한다.
-
公开(公告)号:WO2021261627A1
公开(公告)日:2021-12-30
申请号:PCT/KR2020/008316
申请日:2020-06-26
Applicant: 엘지전자 주식회사
IPC: H01L25/075 , H01L27/15 , H01L23/498
Abstract: 본 발명에 따른 디스플레이 장치 제조용 기판은 베이스부; 일 방향으로 연장되며, 상기 베이스부 상에 배치된 페어 전극들; 상기 베이스부 상에 상기 조립 전극들을 덮도록 형성된 유전체층; 상기 유전체층 상에 형성된 격벽부; 및 상기 격벽부에 의해 형성되며, 상기 페어 전극의 연장 방향을 따라 상기 페어 전극과 오버랩 되도록 배치된 셀들을 포함하고, 상기 페어 전극들은 상이한 간격으로 배치된 것을 특징으로 한다.
-
公开(公告)号:WO2021006385A1
公开(公告)日:2021-01-14
申请号:PCT/KR2019/008467
申请日:2019-07-10
Applicant: 엘지전자 주식회사
Abstract: 본 명세서에서는 다중 패시베이션층이 형성된 반도체 발광 소자를 이용하여 쇼트 불량을 최소화하는 마이크로 LED 디스플레이 장치 및 이의 제조 방법을 개시한다. 여기서 본 발명의 일 실시예에 따른 복수의 반도체 발광 소자들을 이용하는 디스플레이 장치에서, 상기 반도체 발광 소자들 중 적어도 하나는, 제 1도전형 반도체층, 제 2도전형 반도체층, 활성층, 제 1도전형 전극, 제 2도전형 전극 및 상기 제 1도전형 반도체층과 상기 제 2도전형 반도체층의 측면을 감싸도록 순차적으로 배치되는 제 1패시베이션층 및 제 2패시베이션층을 포함하고, 상기 제 1도전형 전극 및 상기 제 2도전형 전극의 상부에서, 제 1전극 및 제 2전극과 접촉하는 부분을 제외한 영역은 상기 제 2패시베이션층이 위치하는 것을 특징으로 한다.
-
公开(公告)号:WO2020122695A2
公开(公告)日:2020-06-18
申请号:PCT/KR2020/003504
申请日:2020-03-13
Applicant: 엘지전자 주식회사
IPC: H01L25/075
Abstract: 본 발명에 따른 디스플레이 장치는 기판, 상기 기판에 배치되는 반도체 발광소자들, 상기 반도체 발광소자들을 덮도록 형성되는 평탄화층 및 상기 반도체 발광소자들과 전기적으로 연결되는 배선 전극을 포함하고, 상기 기판은 상기 반도체 발광소자들이 배치되는 개별 화소 영역들을 포함하며, 상기 개별 화소 영역들은, 상기 반도체 발광소자들이 배치되며 상기 반도체 발광소자에서 출력된 광을 방출하는 제1 개별 화소 영역; 및 인접한 제1 개별 화소 영역에서 출력된 광을 방출하도록 리페어층이 배치되는 제2 개별 화소 영역 중 어느 하나에 해당하는 것을 특징으로 한다.
-
-
-
-
-
-
-
-
-