Abstract:
System and method for detecting radio frequency (RF) saturation in a wireless device configured to simultaneously receive first signals according to a first wireless protocol and second signals according to a second wireless protocol. Signals having components of both the first and second signals may be received at a shared gain element. A level of saturation of the shared gain element may be determined. A current definition of a saturation event may be determined. A gain adjustment value may be determined based on the level of saturation and the current definition of a saturation event. A gain value of the shared gain element may be adjusted by the determined gain adjustment value.
Abstract:
Eine Analog-Digital-Wandleranordnung umfasst einen Eingang (22), der an einen programmierbaren Abschwächer (2) angeschlossen ist. Der Ausgang des programmierbaren Abschwächers (2) ist an einen Analog-Digital-Wandler (1) angeschlossen. Weiterhin ist eine Steuereinrichtung (3, 4) vorgesehen, die mit einem Ausgang des Analog-Digital-Wandlers (1) gekoppelt ist zur Auswertung eines von dem Analog-Digital-Wandlers (1) abgegebenen Signals. Abhängig davon erzeugt die Steuereinrichtung (3) ein Regelsignal und führt dieses einem Steuereingang (24) des programmierbaren Abschwächers (2) zu. Dadurch kann das Ausgangssignal des Analog-Digital-Wandlers (1) zur Steuerung eines Abschwächfaktors des Abschwächers (2) für einen optimalen Aussteuerbereich des dem Abschwächer (2) nachgeschalteten Wandlers (1) verwendet werden.
Abstract:
An input circuitry for an ADC constituted of: a first resistor coupled to an input of the ADC; a second resistor coupled to the input of the ADC and arranged to provide a current path; an electronically controlled switch coupled to the first resistor and arranged to provide a parallel current path through the first resistor; and a control circuitry; wherein the control circuitry is arranged to operate in a high current mode in the event that the input current exhibits an intensity within a first predetermined range and is arranged to operate in a low current mode in the event that the input current exhibits an intensity within a second predetermined range, different than the first predetermined range, wherein, in the high current mode the control circuitry is arranged to close the electronically controlled switch and in the low current mode is arranged to open the electronically controlled switch.
Abstract:
Un dispositif de réception (DRa) comprenant un convertisseur analogique-numérique adapte la puissance d'un signal analogique multiporteuse (SA) de type OFDM afin d'obtenir un signal analogique sommé (SAS) dont l'amplitude est adaptée à un seuil d'amplitude. N filtres passe-bande (Ft 1 -Ft N ) filtrent le signal analogique respectivement en N signaux analogiques filtrés (SAF 1 -SAF N ) incluant chacun au moins une porteuse (Fp 1 -Fp I ). N pondérateurs de puissance (Pd 1 -Pd N ) pondèrent par N gains respectivement les N signaux analogiques filtrés. Un sommateur (SM) somme les signaux analogiques filtrés pondérés en le signal analogique sommé. Les bandes de fréquence des filtres peuvent être fixes et les gains des pondérateurs peuvent être variables, ou inversement.
Abstract:
An analog-to-digital converter (1). The analog to digital converter (1) comprises a first range-control unit (100) adapted to generate a first range-control value for controlling a size of an input range of the analog-to- digital converter (1). The analog to digital converter further comprises a second range-control unit (200) adapted to generate a second range-control value for controlling a midpoint of the input range. Further, the analog-to-digital converter (1) comprises a reference-level unit (300) operatively connected to the first range-control unit (100) and the second range-control unit (200). The reference- level unit (300) is arranged to generate a plurality of reference levels at least based on the first and the second range-control value. The analog-to-digital converter further comprises a comparison unit (400) operatively connected to the second range-control unit (200) and the reference-level unit (300). The comparison unit (400) is arranged to perform at least one comparison between a difference between an analog input value of the analog-to- digital converter (1) and the second range-control value and individual reference levels of the plurality of reference levels. The comparison unit (400) is further arranged to generate a digital output value of the analog-to-digital converter (1) based on the at least one comparison.
Abstract:
A photodetector device comprises N photodiodes (PD1-PDN), and each photodiode (PDn) is associated with an integrator circuit (10n), a switch element (SWn2), a capacitor element (Cn2), an integrator circuit (20n), and a holding circuit (30n). There are also provided a maximum detector circuit (100), a maximum detector circuit (200), a timing control circuit (300), an analog-to-digital converter circuit (400), and a shift register (500). The maximum detector circuit (200) produces a maximum voltage value (Vmax2) that is the maximum of the voltage signals (Vn2) output from the integrator circuits (20n). The analog-to-digital converter circuit (400) converts the voltage signals (Vn2) sequentially using the maximum voltage value (Vmax2) as a conversion range. The photodetector device is not saturated with a large quantity of incident light while its resolution of analog-to-digital conversion is adequate with a small quantity of incident light.
Abstract:
A clock-to-clock auto-ranging ADC operates directly on an analog signal (42a) in the IF band higher to track its gain range on a clock-to-clock basis and produce a digital signal (60) that maintains high resolution of the analog signal without clipping or loss of signal sensitivity. This is accomplished by sampling an analog signal of sufficiently high frequency that a peak detector (61) can accurately determine the maximum signal level over at least one-half a signal period and then reset the signal gain (55) going into the ADC (59) prior to the beginning of the next sampling period. This insures that the analog signal will always be within the range of the ADC.
Abstract:
Die Erfindung betrifft ein Verfahren und eine Schaltung zum Anpassen eines ersten Referenzwertes zum Generieren eines ersten Bitstroms (20) aus einem Eingangssignal (s) durch eine erste Amplitudenanpassungseinheit (12). Das Eingangssignal (s) umfasst ein erstes und ein zweites Signal (s1, s2). Das erste Signal (s1) und das zweite Signal (s2) bilden ein Basisband-Summensignal (21a). Ein erstes nichtlineares Bauteil (18) demoduliert das Eingangssignal (s) und gibt ein demoduliertes Eingangssignal (s) aus. Die Amplitudenanpassungseinheit (12) gibt basierend auf einen ersten Referenz wert aus dem demoduliertem Eingangssignal (s) den ersten Bitstrom (20) aus. Eine Referenzwertanpassungseinheit (19) umfasst eine Detektionseinheit (191), welche das erste und das zweite Signal (s1, s2) detektiert. Bei Wegfall des ersten und zweiten Signals (s1, s2) gleicht eine Angleicheinheit (192) den ersten Referenzwert auf einen Grundreferenzwert an.