信号処理装置、撮像素子、並びに電子機器
    1.
    发明申请
    信号処理装置、撮像素子、並びに電子機器 审中-公开
    信号处理装置,成像元件和电子装置

    公开(公告)号:WO2016072280A1

    公开(公告)日:2016-05-12

    申请号:PCT/JP2015/079819

    申请日:2015-10-22

    Abstract:  本技術は、コストの増大を抑制することができるようにする信号処理装置、撮像素子、並びに電子機器に関する。 本技術の信号処理装置は、アナログ信号の信号レベルと参照信号の信号レベルとの比較を行う比較部と、複数の参照信号の中から比較部に供給する参照信号を選択する選択部と、選択部により選択された参照信号が伝送される信号線を比較部の入力端子に接続するように、比較部の入力端子に接続する信号線を切り替えることができる切替部とを備え、比較部は、フローティングノードの入力端子を有し、選択部は、比較部のフローティングノードの入力端子との間に寄生容量が生じる信号線を有し、選択部の信号線は、比較部により複数回行われる比較において、信号レベルが互いに同一である信号を伝送する。本技術は、例えば、撮像素子や電子機器に適用することができる。

    Abstract translation: 本技术涉及信号处理装置,成像元件和电子设备,由此可以抑制成本增加。 该信号处理装置设置有:比较单元,用于比较模拟信号的信号电平和参考信号的信号电平; 选择单元,用于从多个参考信号中选择要提供给比较单元的参考信号; 以及切换单元,其能够切换要连接到比较单元的输入端的信号线,使得发送由选择单元选择的参考信号的信号线连接到比较单元的输入端。 所述比较单元具有形成浮动节点的输入端子,所述选择单元具有信号线,所述信号线与形成所述比较单元的浮动节点的输入端子产生寄生电容,并且所述选择单元的信号线发送具有 在由比较单元执行的多个比较中彼此具有相同的信号电平。 本技术例如可应用于成像元件和电子设备。

    ADAPTIVE RF SATURATION DETECTION IN A WIRELESS DEVICE IMPLEMENTING MULTIPLE WIRELESS PROTOCOLS
    2.
    发明申请
    ADAPTIVE RF SATURATION DETECTION IN A WIRELESS DEVICE IMPLEMENTING MULTIPLE WIRELESS PROTOCOLS 审中-公开
    实现多个无线协议的无线设备中的自适应射频饱和度检测

    公开(公告)号:WO2012159050A1

    公开(公告)日:2012-11-22

    申请号:PCT/US2012/038619

    申请日:2012-05-18

    Abstract: System and method for detecting radio frequency (RF) saturation in a wireless device configured to simultaneously receive first signals according to a first wireless protocol and second signals according to a second wireless protocol. Signals having components of both the first and second signals may be received at a shared gain element. A level of saturation of the shared gain element may be determined. A current definition of a saturation event may be determined. A gain adjustment value may be determined based on the level of saturation and the current definition of a saturation event. A gain value of the shared gain element may be adjusted by the determined gain adjustment value.

    Abstract translation: 用于检测无线设备中的射频(RF)饱和度的系统和方法,其被配置为根据第一无线协议同时接收第一信号,并且根据第二无线协议接收第二信号。 具有第一和第二信号两者的分量的信号可以在共享增益元件处被接收。 可以确定共享增益元件的饱和水平。 可以确定饱和事件的当前定义。 可以基于饱和度的水平和饱和度事件的当前定义来确定增益调整值。 可以通过所确定的增益调整值来调整共享增益元件的增益值。

    EINSTELLBARE ANALOG-DIGITAL-WANDLERANORDNUNG UND VERFAHREN ZUR ANALOG-DIGITAL-WANDLUNG
    3.
    发明申请
    EINSTELLBARE ANALOG-DIGITAL-WANDLERANORDNUNG UND VERFAHREN ZUR ANALOG-DIGITAL-WANDLUNG 审中-公开
    可调的模拟 - 数字转换器和方法进行模数转换

    公开(公告)号:WO2007137838A1

    公开(公告)日:2007-12-06

    申请号:PCT/EP2007/004790

    申请日:2007-05-30

    CPC classification number: H03M1/185 H03M1/186 H03M1/46

    Abstract: Eine Analog-Digital-Wandleranordnung umfasst einen Eingang (22), der an einen programmierbaren Abschwächer (2) angeschlossen ist. Der Ausgang des programmierbaren Abschwächers (2) ist an einen Analog-Digital-Wandler (1) angeschlossen. Weiterhin ist eine Steuereinrichtung (3, 4) vorgesehen, die mit einem Ausgang des Analog-Digital-Wandlers (1) gekoppelt ist zur Auswertung eines von dem Analog-Digital-Wandlers (1) abgegebenen Signals. Abhängig davon erzeugt die Steuereinrichtung (3) ein Regelsignal und führt dieses einem Steuereingang (24) des programmierbaren Abschwächers (2) zu. Dadurch kann das Ausgangssignal des Analog-Digital-Wandlers (1) zur Steuerung eines Abschwächfaktors des Abschwächers (2) für einen optimalen Aussteuerbereich des dem Abschwächer (2) nachgeschalteten Wandlers (1) verwendet werden.

    Abstract translation: 一个模拟 - 数字转换器装置包括连接到一个可编程衰减(2)的输入端(22)。 可编程衰减器(2)的输出被连接到模拟 - 数字转换器(1)。 此外,其被耦合到模拟 - 数字转换器(1)的输出用于评估从模拟数字转换器(1)排出的信号的控制装置(3,4)设置。 取决于控制装置(3)产生一个控制信号,并且将其提供给可编程衰减(2)的控制输入端(24)。 其特征在于所述模拟数字转换器(1)的输出信号来控制所述衰减器(2)的最佳动态范围的衰减器(2)的所述换能器(1)的下游,可以使用的衰减因子。

    撮像装置
    4.
    发明申请
    撮像装置 审中-公开
    图像捕获设备

    公开(公告)号:WO2015033865A1

    公开(公告)日:2015-03-12

    申请号:PCT/JP2014/072700

    申请日:2014-08-29

    Inventor: 萩原 義雄

    CPC classification number: H04N5/378 H03M1/12 H03M1/123 H03M1/186

    Abstract:  演算部は、第1のアナログ信号に増幅度β(1<β<2)を乗じて第1のアナログ信号を増幅するとともに、第1のアナログ信号の大きさと閾値との比較結果に応じたデジタル値に応じた演算を実行して第2のアナログ信号を出力し、第1のデジタル値列を出力する巡回型のAD変換を行う。β推定部は、β推定信号に対応する第1のデジタル値列に基づいて増幅度βの値を推定する。2進化部は、第1のデジタル値列および推定された増幅度βの値に基づいて、2進数である第2のデジタル値列を取得する。演算部は複数の画素の配列の1列または複数列に対応して配置されている。β推定信号出力部は複数の演算部のうちの複数個に対応して配置されている。β推定部は複数の演算部のうちの複数個に対応して配置されている。2進化部は複数の演算部のうちの複数個に対応して配置されている。

    Abstract translation: 计算单元执行循环A / D转换,其中第一模拟信号通过将第一模拟信号乘以放大度(&amp; bgr;)(1&lt; bgr; <2)来进行放大,对应于与 执行第一模拟信号的幅度与阈值之间的比较的结果,以输出第二模拟信号,并输出第一数字值序列。 A&bgr 估计单元基于对应于&bgr的第一数字值序列来估计放大度(&bgr;)的值; 估计信号。 二进制转换单元基于第一数字值序列和放大度的估计值(&bgr)获取二进制数的第二数字值序列。 计算单元被设置为对应于多个像素的阵列的一列或多列。 A&bgr 估计信号输出单元被设置为对应于多个计算单元中的两个或更多个。 &bgr 估计单元被设置为对应于多个计算单元中的两个或更多个。 二进制转换单元设置成对应于多个计算单元中的两个或更多个。

    WIDE RANGE INPUT CURRENT CIRCUITRY FOR AN ANALOG TO DIGITAL CONVERTER
    5.
    发明申请
    WIDE RANGE INPUT CURRENT CIRCUITRY FOR AN ANALOG TO DIGITAL CONVERTER 审中-公开
    用于模拟数字转换器的宽范围输入电流电路

    公开(公告)号:WO2014111917A1

    公开(公告)日:2014-07-24

    申请号:PCT/IL2013/051090

    申请日:2013-12-30

    Inventor: COHEN, Shimon

    CPC classification number: H03M1/12 H03M1/00 H03M1/129 H03M1/186

    Abstract: An input circuitry for an ADC constituted of: a first resistor coupled to an input of the ADC; a second resistor coupled to the input of the ADC and arranged to provide a current path; an electronically controlled switch coupled to the first resistor and arranged to provide a parallel current path through the first resistor; and a control circuitry; wherein the control circuitry is arranged to operate in a high current mode in the event that the input current exhibits an intensity within a first predetermined range and is arranged to operate in a low current mode in the event that the input current exhibits an intensity within a second predetermined range, different than the first predetermined range, wherein, in the high current mode the control circuitry is arranged to close the electronically controlled switch and in the low current mode is arranged to open the electronically controlled switch.

    Abstract translation: 一种用于ADC的输入电路,包括:耦合到所述ADC的输入端的第一电阻器; 耦合到所述ADC的输入并被布置成提供电流路径的第二电阻器; 耦合到所述第一电阻器并被布置成提供穿过所述第一电阻器的并联电流路径的电子控制开关; 和控制电路; 其中所述控制电路被布置为在所述输入电流呈现在第一预定范围内的强度并且被布置为在所述输入电流呈现在所述第一预定范围内的强度的情况下以低电流模式操作的情况下以高电流模式操作 第二预定范围,不同于第一预定范围,其中,在高电流模式中,控制电路被布置成闭合电子控制开关,并且在低电流模式下布置成打开电子控制开关。

    PONDERATION EN PUISSANCE D'UN SIGNAL MULTIPORTEUSE A LA RECEPTION DANS UN SYSTEME DE COMMUNICATION
    6.
    发明申请
    PONDERATION EN PUISSANCE D'UN SIGNAL MULTIPORTEUSE A LA RECEPTION DANS UN SYSTEME DE COMMUNICATION 审中-公开
    通信系统中接收信号的功率权重

    公开(公告)号:WO2009101315A1

    公开(公告)日:2009-08-20

    申请号:PCT/FR2009/050155

    申请日:2009-02-02

    Abstract: Un dispositif de réception (DRa) comprenant un convertisseur analogique-numérique adapte la puissance d'un signal analogique multiporteuse (SA) de type OFDM afin d'obtenir un signal analogique sommé (SAS) dont l'amplitude est adaptée à un seuil d'amplitude. N filtres passe-bande (Ft 1 -Ft N ) filtrent le signal analogique respectivement en N signaux analogiques filtrés (SAF 1 -SAF N ) incluant chacun au moins une porteuse (Fp 1 -Fp I ). N pondérateurs de puissance (Pd 1 -Pd N ) pondèrent par N gains respectivement les N signaux analogiques filtrés. Un sommateur (SM) somme les signaux analogiques filtrés pondérés en le signal analogique sommé. Les bandes de fréquence des filtres peuvent être fixes et les gains des pondérateurs peuvent être variables, ou inversement.

    Abstract translation: 包括模拟数字转换器的接收装置(DRa)适应OFDM类型的多载波模拟信号(SA)的功率,以获得其振幅适应于振幅阈值的相加的模拟信号(SAS)。 N个带通滤波器(Ft1-FtN)分别将模拟信号滤波成N个滤波模拟信号(SAF1-SAFN),每个包含至少一个称重(Fp1-FpI)。 N个功率称重器(Pd1-PdN)的重量分别为N个滤波的模拟信号。 加法器(SM)将加权滤波的模拟信号加到相加的模拟信号中。 滤波器的频带可以是固定的,并且称重器的增益可以是可变的,反之亦然。

    FLEXIBLE ANALOG-TO-DIGITAL CONVERTER
    7.
    发明申请
    FLEXIBLE ANALOG-TO-DIGITAL CONVERTER 审中-公开
    灵活的模拟到数字转换器

    公开(公告)号:WO2007093476A1

    公开(公告)日:2007-08-23

    申请号:PCT/EP2007/050505

    申请日:2007-01-18

    Inventor: WIKNER, Jacob

    CPC classification number: H03M1/186

    Abstract: An analog-to-digital converter (1). The analog to digital converter (1) comprises a first range-control unit (100) adapted to generate a first range-control value for controlling a size of an input range of the analog-to- digital converter (1). The analog to digital converter further comprises a second range-control unit (200) adapted to generate a second range-control value for controlling a midpoint of the input range. Further, the analog-to-digital converter (1) comprises a reference-level unit (300) operatively connected to the first range-control unit (100) and the second range-control unit (200). The reference- level unit (300) is arranged to generate a plurality of reference levels at least based on the first and the second range-control value. The analog-to-digital converter further comprises a comparison unit (400) operatively connected to the second range-control unit (200) and the reference-level unit (300). The comparison unit (400) is arranged to perform at least one comparison between a difference between an analog input value of the analog-to- digital converter (1) and the second range-control value and individual reference levels of the plurality of reference levels. The comparison unit (400) is further arranged to generate a digital output value of the analog-to-digital converter (1) based on the at least one comparison.

    Abstract translation: 一个模拟 - 数字转换器(1)。 模数转换器(1)包括适于产生用于控制模拟 - 数字转换器(1)的输入范围的大小的第一范围控制值的第一范围控制单元(100)。 模数转换器还包括适于产生用于控制输入范围的中点的第二范围控制值的第二范围控制单元(200)。 此外,模数转换器(1)包括可操作地连接到第一范围控制单元(100)和第二范围控制单元(200)的参考级单元(300)。 基准电平单元(300)被布置成至少基于第一和第二范围控制值来生成多个参考电平。 模数转换器还包括可操作地连接到第二范围控制单元(200)和参考级单元(300)的比较单元(400)。 比较单元(400)被布置为执行模数转换器(1)的模拟输入值与第二范围控制值之间的差异与多个参考电平的单独参考电平之间的至少一个比较 。 比较单元(400)还被布置成基于至少一个比较来产生模数转换器(1)的数字输出值。

    PHOTODETECTOR DEVICE
    8.
    发明申请
    PHOTODETECTOR DEVICE 审中-公开
    光电设备

    公开(公告)号:WO00045592A1

    公开(公告)日:2000-08-03

    申请号:PCT/JP2000/000468

    申请日:2000-01-28

    CPC classification number: H03M1/186 H03M1/123 H04N5/341

    Abstract: A photodetector device comprises N photodiodes (PD1-PDN), and each photodiode (PDn) is associated with an integrator circuit (10n), a switch element (SWn2), a capacitor element (Cn2), an integrator circuit (20n), and a holding circuit (30n). There are also provided a maximum detector circuit (100), a maximum detector circuit (200), a timing control circuit (300), an analog-to-digital converter circuit (400), and a shift register (500). The maximum detector circuit (200) produces a maximum voltage value (Vmax2) that is the maximum of the voltage signals (Vn2) output from the integrator circuits (20n). The analog-to-digital converter circuit (400) converts the voltage signals (Vn2) sequentially using the maximum voltage value (Vmax2) as a conversion range. The photodetector device is not saturated with a large quantity of incident light while its resolution of analog-to-digital conversion is adequate with a small quantity of incident light.

    Abstract translation: 光检测器装置包括N个光电二极管(PD1-PDN),每个光电二极管(PDn)与积分电路(10n),开关元件(SWn2),电容元件(Cn2),积分电路(20n)和 保持电路(30n)。 还提供了最大检测器电路(100),最大检测器电路(200),定时控制电路(300),模拟 - 数字转换器电路(400)和移位寄存器(500)。 最大检测器电路(200)产生作为从积分电路(20n)输出的电压信号(Vn2)的最大值的最大电压值(Vmax2)。 模数转换器电路(400)使用最大电压值(Vmax2)作为转换范围顺序地转换电压信号(Vn2)。 光检测器件不饱和大量入射光,而其数字转换分辨率足够少,入射光量少。

    AUTO-RANGING ANALOG-TO-DIGITAL CONVERTER
    9.
    发明申请
    AUTO-RANGING ANALOG-TO-DIGITAL CONVERTER 审中-公开
    自动调节模数转数转换器

    公开(公告)号:WO1998028853A1

    公开(公告)日:1998-07-02

    申请号:PCT/US1997023562

    申请日:1997-12-17

    CPC classification number: H03M1/186

    Abstract: A clock-to-clock auto-ranging ADC operates directly on an analog signal (42a) in the IF band higher to track its gain range on a clock-to-clock basis and produce a digital signal (60) that maintains high resolution of the analog signal without clipping or loss of signal sensitivity. This is accomplished by sampling an analog signal of sufficiently high frequency that a peak detector (61) can accurately determine the maximum signal level over at least one-half a signal period and then reset the signal gain (55) going into the ADC (59) prior to the beginning of the next sampling period. This insures that the analog signal will always be within the range of the ADC.

    Abstract translation: 时钟到时钟自动量程ADC直接在IF频带中的模拟信号(42a)上工作,以便在时钟基础上跟踪其增益范围,并产生维持高分辨率的数字信号(60) 模拟信号无剪切或丢失信号灵敏度。 这通过对具有足够高频率的模拟信号进行采样来实现,峰值检测器(61)可以在至少半个信号周期上精确地确定最大信号电平,然后复位进入ADC(59)的信号增益(55) )在下一个采样周期开始之前。 这确保模拟信号始终在ADC的范围内。

    VERFAHREN UND SICHERHEITSMODUL ZUM ANPASSEN EINES REFERENZWERTES ZUM GENERIEREN EINES BITSTROMES
    10.
    发明申请
    VERFAHREN UND SICHERHEITSMODUL ZUM ANPASSEN EINES REFERENZWERTES ZUM GENERIEREN EINES BITSTROMES 审中-公开
    方法和安全模块来调整的参考点生成比特流

    公开(公告)号:WO2016045789A1

    公开(公告)日:2016-03-31

    申请号:PCT/EP2015/001883

    申请日:2015-09-22

    Abstract: Die Erfindung betrifft ein Verfahren und eine Schaltung zum Anpassen eines ersten Referenzwertes zum Generieren eines ersten Bitstroms (20) aus einem Eingangssignal (s) durch eine erste Amplitudenanpassungseinheit (12). Das Eingangssignal (s) umfasst ein erstes und ein zweites Signal (s1, s2). Das erste Signal (s1) und das zweite Signal (s2) bilden ein Basisband-Summensignal (21a). Ein erstes nichtlineares Bauteil (18) demoduliert das Eingangssignal (s) und gibt ein demoduliertes Eingangssignal (s) aus. Die Amplitudenanpassungseinheit (12) gibt basierend auf einen ersten Referenz wert aus dem demoduliertem Eingangssignal (s) den ersten Bitstrom (20) aus. Eine Referenzwertanpassungseinheit (19) umfasst eine Detektionseinheit (191), welche das erste und das zweite Signal (s1, s2) detektiert. Bei Wegfall des ersten und zweiten Signals (s1, s2) gleicht eine Angleicheinheit (192) den ersten Referenzwert auf einen Grundreferenzwert an.

    Abstract translation: 本发明涉及一种方法和用于调整第一参考值由第一振幅调整单元(12),以产生从输入信号(S)的第一比特流(20)的电路。 的输入信号(S)包括一个第一和一个第二信号(S1,S2)。 所述第一信号(S1)和所述第二信号(S2)形成的基带和信号(21a)的。 第一非线性装置(18)解调的输入信号(S),并输出解调的输入信号(S)。 振幅调整单元(12)基于从解调输入信号(S)的第一比特流(20)的第一参考值。 参考值调节单元(19)包括用于检测所述第一信号和第二信号的检测单元(191)(S1,S2)。 当第一和第二信号的失败(S1,S2)类似的调整单元(192)到所述第一参考值,以基本参考值。

Patent Agency Ranking