-
公开(公告)号:CN108829546A
公开(公告)日:2018-11-16
申请号:CN201810645073.4
申请日:2018-06-21
Applicant: 中国人民解放军战略支援部队信息工程大学 , 天津市滨海新区信息技术创新中心
IPC: G06F11/16
Abstract: 本发明涉及数据处理技术领域,尤其涉及超时机制控制方法和装置。本发明的超时机制控制方法,包括:获取多个执行体中的每个执行体执行任务对应的历史执行时间;确定多个执行体中最先完成当前任务对应的执行时间为标准值;根据所述标准值和所述每个执行体执行任务对应的历史执行时间,逐一计算所述多个执行体中的除去标准值对应的执行体的每个执行体执行当前任务的超时阈值;将所述超时阈值发送给所述输出仲裁器,以使输出仲裁器根据超时阈值,对所述多个执行体输出的数据及时进行判决。还公开了超时机制控制装置,包括:获取模块;确定模块;计算模块;判决模块。本发明有效的提高了执行效率,且操作简单。
-
公开(公告)号:CN114257519B
公开(公告)日:2023-05-16
申请号:CN202111290449.2
申请日:2021-11-02
Applicant: 中国人民解放军战略支援部队信息工程大学
Abstract: 本发明属于网络空间安全防护技术领域,特别涉及一种多功能等价执行体系统的异构度评估方法及装置,该方法包括将拟态系统建模为五元组形式,对功能等价执行体进行组件划分;计算任意两个功能等价执行体之间各个组件的异构度;根据不同类别的网络环境对不同组件类异构度进行权重分配;根据所处的网络环境和各个组件的异构度计算任意两个功能等价执行体之间的异构度;根据功能等价执行体之间的异构度计算出服务集的异构度。本发明利用加权调和平均数避免了局部最大值对整体安全性错误判断问题,再者,对所处的网络环境进行分类,来动态赋予不同组件类异构度不同的权重,提高了系统的动态性。
-
公开(公告)号:CN111143122B
公开(公告)日:2023-05-05
申请号:CN201911180775.0
申请日:2019-11-27
Applicant: 中国人民解放军战略支援部队信息工程大学
IPC: G06F11/14 , H04L49/109
Abstract: 本发明提供一种可靠的交换芯片复位结构及其复位方法。该交换芯片复位结构包括:全局复位控制单元、Sdbank复位控制单元和IP模块复位控制单元;全局复位控制单元的输入端连接复位源,其输出端连接Sdbank复位控制单元的输入端和IP模块复位控制单元的输入端;Sdbank复位控制单元的输出端连接IP模块复位控制单元的输入端;全局复位控制单元用于生成整个交换芯片所需的复位信号;Sdbank复位控制单元用于生成BANK内部所需的复位信号;IP模块复位控制单元用于生成各个IP模块所需的复位信号。本发明提供的交换芯片复位结构,按照3级复位结构对交换芯片进行全芯片复位设计,简化了整个交换芯片的复位结构,更有利于芯片的自动化集成。
-
公开(公告)号:CN113641213B
公开(公告)日:2023-04-25
申请号:CN202110865503.5
申请日:2021-07-29
Applicant: 中国人民解放军战略支援部队信息工程大学
Abstract: 本发明公开一种基于ELS帧的时间同步装置与方法,该方法包括:定时器模块,CPU模块,处理器内部存储模块,DMA模块及FC端口模块;定时器模块根据用户设置的最大计数周期性的触发DMA模块向FC端口模块搬移CSU帧帧;CPU模块根据用户发送的CSR帧进行CSU帧的组装;处理器内部存储模块存储CPU模块组装后的CSU帧;DMA模块将处理器内部存储模块中的CSU帧搬移到FC端口模块上;FC端口模块在发送方向使用本地实时RTC值替换CSU帧内部的时间信息;或在接收方向解析CSU帧的时间信息并更新本地RTC值。本发明利用DMA模块将处理器内部存储模块中的CSU帧搬移到FC端口模块的发送缓冲中,无需CPU模块进行调度,工作效率高。
-
公开(公告)号:CN113111615B
公开(公告)日:2023-04-25
申请号:CN202110344051.6
申请日:2021-03-31
Applicant: 中国人民解放军战略支援部队信息工程大学
IPC: G06F30/331 , G06F30/3312
Abstract: 本发明涉及芯片时钟检测技术领域,特别涉及一种SoC芯片时钟功能验证方法及系统,从SoC芯片外部管脚中选取用于引出芯片内部待测时钟的测试管脚;利用时钟仿真验证平台并根据芯片内时钟网络分布级数,对内部各时钟频率进行遍历,依次选择待测时钟,并通过测试管脚输出对待测时钟频率进行验证确认。本发明将内部待测时钟频率经过一定系数的分频之后引出至外部管脚,在仿真验证平台中,根据芯片内部时钟网络分布的级数,通过对不同层级的寄存器配置操作,可完成对全芯片所有时钟的时钟频率进行遍历和自动比较,不会遗漏每一个时钟,具有实现简单、自动化验证效率高等特点,适合于时钟网络复杂、时钟频点较多的SoC芯片或大规模ASIC芯片,具有较好应用前景。
-
公开(公告)号:CN113110943B
公开(公告)日:2023-04-25
申请号:CN202110344052.0
申请日:2021-03-31
Applicant: 中国人民解放军战略支援部队信息工程大学
Abstract: 本发明属于交换芯片技术领域,特别涉及一种软件定义交换结构及基于该结构的数据交换方法,用于适配信息系统中不同应用需求,该结构包含:通过共享缓存结构组成的第一级交换,与通过CrossBar矩阵组成的第二级交换,其中,第一级交换中的共享缓存结构设置有m*n个端口,该m*n个端口均分为n个端口组,每个端口组内共享输入缓存和输出缓存,端口组之间通过第二级交换中的CrossBar矩阵连接。本发明综合考虑共享缓存交换和CrossBar矩阵交换两种交换结构的优缺点,将二者优点结合起来,基于软件定义互连技术实现高吞吐低时延交换结构的可编程特性以及协议无关性,满足交换芯片在多种不同场景下的实际应用,具有较好的应用前景。
-
公开(公告)号:CN109117518B
公开(公告)日:2022-09-20
申请号:CN201810807007.2
申请日:2018-07-21
Applicant: 中国人民解放军战略支援部队信息工程大学 , 天津市滨海新区信息技术创新中心
IPC: G06F30/398
Abstract: 本发明属于IC设计验证技术领域,特别是涉及一种寄存器读写访问验证系统及方法,通过寄存器模型构建模块构建DUT内部寄存器对应的寄存器模型;通过位域属性解析模块获取寄存器的各位域的读写属性,以及不同读写属性的位域的mask值;通过测试向量构建模块构建寄存器的测试向量和读写访问方式;通过UVM通用验证组件将测试向量驱动至DUT的寄存器配置总线的接口,并获取寄存器的读写值发送至自动读写对比模块;通过自动读写对比模块验证寄存器的读写值是否正确。该方式可以实现不同位域读写属性的寄存器快速读写访问验证,极大地降低了验证人员迭代回归的工作量,提高了验证的完备性和验证收敛的效率,并具有良好的可重用性和可扩展性。
-
公开(公告)号:CN111555901B
公开(公告)日:2022-08-12
申请号:CN202010182318.1
申请日:2020-03-16
Applicant: 中国人民解放军战略支援部队信息工程大学
Abstract: 本发明属于芯片配置网络技术领域,特别涉及一种灵活支持混合总线协议的芯片配置网络系统,包括配置网络主从接口、协议解析与地址映射模块和核心互连网络;在配置网络主从接口处分别增加协议解析与地址映射模块;所述协议解析与地址映射模块用于实现总线读写请求/读写响应地址与网络ID之间的转换,以及将不同总线协议的读写请求或读写响应按照统一的格式转化为数据包的形式并注入核心互连网络,或将从核心互连网络接收的数据包根据不同的总线协议转换为相应的总线信号时序。本发明可灵活支持相同或者不同总线协议的网络互连和协议桥接,大大降低芯片配置网络的设计复杂度和技术门槛,并兼具良好地可扩展性和重用性。
-
公开(公告)号:CN113572486A
公开(公告)日:2021-10-29
申请号:CN202110731602.4
申请日:2021-06-29
Applicant: 中国人民解放军战略支援部队信息工程大学
Abstract: 本发明提供一种具有低速SerDes接口的发送器、接收器及其电路设计方法。该发送器包括SerDes模拟电路和SerDes数字电路,SerDes数字电路包括:四分频模块,用于将SerDes模拟电路产生的SerDes并行数据发送时钟tx_clk_20t进行四分频产生控制器的并行数据发送时钟pma_tx_clk输入至协议控制器;异步FIFO模块,用于对来自协议控制器的数据进行跨异步读取;tx_data_repeat_gen模块,用于将异步FIFO模块读取的一个位宽为40bit的数据rd_data_40中的每一bit均重复发送一次,得到一个位宽为80bit的数据tx_data_80;位宽转换模块,用于对tx_data_repeat_gen模块输出的数据tx_data_80进行80bit到20bit的位宽转换;SerDes模拟电路,用于对位宽转换模块输出的数据进行并串转换处理,并通过其高速差分串行通道线TX_P/TX_N将数据发送出去;以及产生SerDes并行数据发送时钟tx_clk_20t。
-
公开(公告)号:CN109818951B
公开(公告)日:2021-08-03
申请号:CN201910048265.1
申请日:2019-01-18
Applicant: 中国人民解放军战略支援部队信息工程大学
IPC: H04L29/06
Abstract: 本发明提供一种功能等价执行体可信度评估方法及装置。该方法包括:初始化拟态防御系统的执行体池中功能等价执行体m维护的历史事件记录队列Dm,所述历史事件记录队列Dm包括距离当前时刻最近的前l个历史事件记录;根据执行体m在ti时刻的服务响应任务执行结果确定ti时刻的历史事件记录di的取值;根据设定的权重计算公式确定ti时刻的历史事件记录di的可信度影响权重wi;根据ti时刻的历史事件记录di的取值和可信度影响权重wi确定当前时刻执行体m的可信度。该装置包括:队列初始化单元、历史事件记录赋值单元、可信度影响权重计算单元和执行体可信度计算单元。本发明为拟态调度策略设计提供了定量依据,有助于在资源受限条件下,精确选择出高可信度执行体。
-
-
-
-
-
-
-
-
-