多协议Serdes接口在不同协议通信要求的约束设计方法及系统

    公开(公告)号:CN118838861A

    公开(公告)日:2024-10-25

    申请号:CN202410813511.9

    申请日:2024-06-24

    IPC分类号: G06F13/42

    摘要: 本发明涉及多协议SerDes技术领域,尤其涉及一种多协议Serdes接口在不同协议通信要求的约束设计方法及系统,首先根据各协议的TX/RX CLK的频率要求,在Serdes同一个管脚上定义多个时钟,完成同一个Serdes管脚上所有支持协议对应的时钟定义;然后将Serdes IP内部定义的生成时钟全部删除掉,重新定义由Serdes内部时钟作为源时钟生成的各协议对应的生成时钟;其次定义Serdes外部不同协议对应的门控时钟为生成时钟;最后对Serdes同一个管脚上定义的多个协议对应的多个时钟设置set_clock_group‑physically_exclusive,避免对不同协议之间的时钟进行时序分析。本发明通过单一约束文件替代现有多个约束文件,减少了约束文件数量以及静态时序分析的运行次数,提高静态时序分析的工作效率。

    基于IP核复用和多PCS集成的FC协议控制器及通路配置方法

    公开(公告)号:CN118748569A

    公开(公告)日:2024-10-08

    申请号:CN202410777688.8

    申请日:2024-06-17

    IPC分类号: H04B10/25 H04B10/27 H04Q11/00

    摘要: 本发明提供一种基于IP核复用和多PCS集成的FC协议控制器及通路配置方法。该FC协议控制器主要包括:两个PCS选择模块和两个速率选择模块;两个速率选择模块用于生成PCS模块选择指示信号;两个PCS选择模块均包括数据收发端、信息配置端和用于连接多个PCS模块或IP核的PCS接口;其中一个数据收发端与serdes模块连接,另一个数据收发端与MAC模块连接,信息配置端均用于获取给定的链路速率和PCS模块选择指示信号;如此,PCS选择模块可以根据给定的链路速率对系统时钟进行分频,使得多个不同频点的PCS接口所连接的PCS模块与分频后的时钟信号相匹配,根据PCS模块选择指示信号将数据传输至对应频点的PCS模块,或者从对应频点的PCS模块中获取传输的数据。

    一种数据包的转发装置及方法

    公开(公告)号:CN115426081B

    公开(公告)日:2024-06-25

    申请号:CN202210962669.3

    申请日:2022-08-11

    IPC分类号: H04L1/1867 H04L1/1607

    摘要: 本发明提供一种数据包的转发装置及方法。该装置包括:包缓存RAM、缓存管理列表和标签查找表;所述包缓存RAM被以最大包长为单位划分为N个缓存块,所有缓存块均被进行编号,使得每个缓存块对应有唯一的Tag编号,每个缓存块用于存放一个数据包;所述缓存管理列表具有N个比特位,每个缓存块都对应有一个比特位,利用比特位来记录缓存块的占用状态;所述标签查找表用于记录输出的数据包对应的缓存块的Tag编号,采用ackid编号作为索引,以便基于ackid编号实现被确认包的缓存块的释放;其中,每个输出的数据包均携带有为其分配的唯一的ackid编号。本发明可以实现RapidIO协议数据包的确认。

    一种以太网链路级可靠传输的装置和方法

    公开(公告)号:CN116582220A

    公开(公告)日:2023-08-11

    申请号:CN202310503227.7

    申请日:2023-05-06

    摘要: 本发明提供一种以太网链路级可靠传输的装置和方法。该装置在以太网控制器中设置有链路层可靠传输控制模块,包括Frame ID封装单元,用于从报文缓存中接收数据帧,在该数据帧中增加Frame ID字段;发送选择单元,用于根据控制选择发送封装后的数据帧、缓存中的数据帧或者LRTF至MAC数据通路;重传缓存单元,用于缓存封装后的数据帧;接收选择单元,用于从MAC数据通路中接收以太网帧进行解析:若为数据帧,则发送至Frame ID检查和删除单元;若为LRTF,则发送至LRTF处理与生成单元;LRTF处理与生成单元,用于解析接收的LRTF并根据控制生成相应的LRTF;Frame ID检查和删除单元,用于从接收的数据帧中提取出Frame ID,并在删除该数据帧中Frame ID字段后,将该数据帧发送至报文缓存。

    一种基于高阶密码算子在异构平台编译优化方法及系统

    公开(公告)号:CN116301894A

    公开(公告)日:2023-06-23

    申请号:CN202310252188.8

    申请日:2023-03-15

    IPC分类号: G06F8/41 G06F8/30 G06F21/60

    摘要: 本发明公开一种基于高阶密码算子在异构平台编译优化方法及系统,该方法包括:步骤1:根据领域专用语言,通过对加解密算法的分析,设计实现描述张量运算的领域专用语言,进行算子的提取和分析;步骤2:通过数据的张量化和并行化,重新组织计算高效利用内存层次结构和并行执行硬件;步骤3:通过端到端的编译框架进行高阶算子实现,并将高阶算子映射到异构硬件;步骤4:对映射到硬件的高阶算子进行编译优化,得到编译优化后的高阶算子;步骤5:根据编译优化后的高阶算子,编译得到硬件可执行代码。本发明解决了复杂算子的领域专用语言抽象,内存优化,编译映射,高效地构建高性能加解密领域算法及硬件部署。

    自动感知攻击行为方法、系统及以太网交换机

    公开(公告)号:CN111624869B

    公开(公告)日:2023-03-28

    申请号:CN202010335962.8

    申请日:2020-04-25

    IPC分类号: G05B9/03

    摘要: 本发明属于网络安全技术领域,特别涉及一种自动感知攻击行为方法、系统及以太网交换机,将交换机服务请求分发至响应模块,所述响应模块包含用于数据交互处理的主控制器和用于交互数据处理的辅助控制器,所述主控制器和辅助控制器两者采用软和/或硬件存在差异且功能等价的控制器结构;响应模块中两个控制器依据服务请求分别生成响应数据;对响应数据进行比对来判定交换机异常并通知管理员。本发明依据该两个控制器的响应结果自动感知识别交换机异常,方案简单,便于部署实施,通过对响应数据比对可以成功多种攻击方式并上报管理员,实现自动感知交换机控制器异常,且能够保证交换机的工作状态始终受控,进一步确保网络空间的安全性和稳定可靠性。

    面向多模执行体加密应用的密源归一机制

    公开(公告)号:CN112152799B

    公开(公告)日:2022-11-18

    申请号:CN202010899528.2

    申请日:2020-08-31

    IPC分类号: H04L9/08

    摘要: 本发明提供一种面向多模执行体加密应用的密源归一机制。该密源归一机制包括:调度器接收各个执行体发送的申请密源的请求,所述密源是指影响加密的参数信息;调度器根据请求的密源类型,按照各密源类型对应的密源同步流程向不同的执行体返回相同的密源,以使得各个执行体的加密密文一致。本发明通过分析导致多模执行体加密应用表现不一的原因,设计了密源归一机制,使得多模执行体统一向调度器申请随机值、加密密钥以及字节数等密源信息,将密源归一,使得不同执行体产生的密文表现一致,解决了多模执行体中加密应用表现不一的问题,从而利于调度器进行仲裁判决。